计算机组成原理14—存储系统04.pptVIP

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
系 统 总 线 存储器 运算器 控制器 接口与通信 输入/输出设备 《 计算机组成原理 》 第四章 存储器 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 复习与作业 第4章 存储器 4.4 辅助存储器(不讲了) 演讲 下周第一次课 (23、24日) 题目:任意(只要是有关辅助存储器的) 内容:关于辅助存储器的分类、工作原理、先进技术等等 可以从书中4.4中选取内容,也可以从网上自己搜索整理。 (例如:硬盘、光盘工作原理、读取方式、主流产品、 主要型号参数的说明等等, 移动硬盘,磁盘阵列先进存储设备的技术应用与发展) 要求:每小班四名同学(只能多不能少) 每人6分钟(大概10张PPT左右),准备充分,讲述流利。 凡演讲者,期末考试卷面成绩 + 5分。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 3.1、主存储器概述 3.2、主存储器构成 3.3、主存储器扩展 3.4、主存储器与CPU的连接 3.5、提高主存储器性能的技术 3.5.1、提高主存的制造技术 3.5.2、双端口存储器 3.5.3、单体并行多字存储器 3.5.4、多体并行交叉存储器 3、主存储器 角度二:提高 存储体系结构 角度一:硬件 提高元器件 存储系统中主要是通过并行主存储器和设置Cache来提高速度。 双端口存储器和多体交叉存储器属于并行存储器。前者采用空间并行技术,后者采用时间并行技术。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 第四章 存储器 1、存储器的分类 2、存储器的层次结构(三级存储系统) 3、主存储器(内存 Main memory) 4、高速缓冲存储器(Cache) 5、虚拟存储器(Virtual Memory) 6、相联存储器(了解) Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 为了弥补主存速度的不足,在CPU与主存之间设置一个 高速 小容量 的缓冲存储器,称高速缓存(Cache),主要由高速的SRAM组成。 其工作原理如下: 我们利用程序运行的局部性特点,把CPU正在访问和即将访问的若干程序块和数据块从主存调入高速缓存中,使CPU大部分从高速缓存中读取指令和存取数据,极大地提高了CPU的访问速度。 4、高速缓冲存储器(Cache) CPU Cache 主存 DRAM 地址总线 相联 存储表 命中 未命中 数据总线 块 字 字 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. CPU读取数据字时: 1)CPU输出字地址同时送到Cache和主存; 2)Cache 先判断该字是否在Cache中; 如果在,Cache直接送给CPU;如果不在,再去主存中读取。 3)去主存取字时不仅把该字取出,同时还把该字附近的一块数据 都取出送给Cache,以便CPU下次读取字时在Cache中读取。 Cache的命中率高达98%以上。 4、高速缓冲存储器(Cache) CPU Cache 主存 DRAM 地址总线 相联 存储表 命中 未命中 数据总线 块 字 字 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyr

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档