第四部分触发器教学课件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、边沿触发器逻辑功能表示方法 1. 特性表、卡诺图、特性方程 特性表、卡诺图、特性方程、状态图和时序图。 (1) 特性表(真值表) 1 0 Q n+1 置 1 1 置 0 0 功能 D 0 1 0 1 0 1 0 1 Q n Q n 1 0 Q n Q n+1 翻转 1 1 1 1 置 1 1 0 1 0 置 0 0 1 0 1 保持 0 0 0 0 功能 J K (2) 卡诺图 D 触发器: 单变量的函数,其卡诺图无意义。 JK 触发器: 1 0 0 1 1 1 0 0 Qn+1 Qn J K 0 1 00 01 11 10 (3) 特性方程 D 触发器: JK 触发器: * 第四章 触发器 【触发器】是能够存储一位二进制数字信号的基本单元电路。 它是构成时序逻辑电路的基本单元电路。 触发器有三个基本特性: 1)有两个稳态,可分别表示二进制数码0和1,无外触发时可维持稳态,故也称“双稳态触发器” 2)外触发下,两个稳态可相互转换(称翻转) 3)有两个互补输出端 【补充】 触发器的概念及其基本特性 §概述 一、基本要求 1. 有两个稳定的状态(0、1),以表示存储内容; 2. 能够接收、保存和输出信号。 二、现态和次态 1. 现态: 触发器接收输入信号之前的状态。 2. 次态: 触发器接收输入信号之后的状态。 三、分类 1. 按电路结构和工作特点: 基本、同步、边沿。 2. 按逻辑功能分: RS、JK、D 和 T(T? )。 3. 其它: TTL 和 CMOS,分立和集成。 用得多 G2 §4.1 基本触发器 §4.1.1 由与非门组成 一、电路及符号 Q G1 R S Q Q Q R S R S Q = 0 Q = 1 0 态 Q = 1 Q = 0 1 态 Q与Q正常情况下状态互补 G2 Q G1 R S Q 二、工作原理 Q = Q “保持” Q = 0 Q = 1 0 态 “置 0”或“复位” (Reset) 0 1 1 0 Q = 1 Q = 0 1 态 “置 1”或“置位” (Set) R 后撤消: 0 态 S 后撤消: 1 态 0 1 1 0 Q = 1 Q = 1 不允许出现该情况! 复位端 置位端 R、S同时撤消(0到1) 状态不定 (随机) 简化波形图 状态翻转过程需要一定的延迟时间:(图4.1.4) 1 ? 0,延迟时间为 tPHL ; 0 ? 1,延迟时间为 tPLH 由于实际翻转延迟时间相对于脉冲的宽度和周期很小,故可视为0。(简化为4.1.5) 设触发器初始状态为0: Q Q S R Q Q 信号同时撤消,出现不确定状态 信号不同时撤消,状态确定 三、现态、次态、特性表和特性方程 1. 现态和次态 现态Qn:触发器接收输入信号之前的状态。 次态Qn+1:触发器接收输入信号之后的新状态。 2. 特性表和特性方程 R S Qn Q n+1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 0 0 不用 不用 特性表 简化特性表 R S Q n+1 0 0 0 1 1 0 1 1 Q n 保持 1 置 1 0 置 0 不用 不允许 Q n+1 0 1 1 1 0 0 Q n+1= S + RQ n 约束条件 特性方程 §4.1.2 由或非门组成(略讲) 一、电路及符号 Q Q S R S R 二、工作原理 “保持” “置 0” “置 1” “不允许” 若高电平同时撤消,则状态不定 G2 Q G1 R S Q 1 1 S R Q Q 三、特性表和特性方程(同上) R S Q n+1 0 0 0 1 1 0 1 1 Q n 保持 置 1 置 0 不许 1 0 不用 Q n+1= S + RQ n 约束条件 四、主要特点 优点: 结构简单 具有置 0、置 1、保持功能 2. 问题: 输入电平直接控制输出状态,抗干扰能力差 R、S 之间有约束 波形图 §4.1.3 集成基本触发器 一、CMOS 集成基本触发器 1. 由与非门组成:CC4044 Q 1 TG 1 1 三态 RS 锁存触发器特性表 R S EN Q n+1 注 ? ? 0 Z 高阻态 0 0 1 0 1 1 1 0 1 1 1 1 Q n 保 持 置 1 置 0 不允许 1 0

文档评论(0)

118books + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档