- 1、本文档共113页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1.掌握TTL和CMOS门电路集成芯片的引脚识读方法,掌握其使用常识。 2.掌握集成门电路的逻辑功能测试方法,学会使用门电路集成芯片。 3.能根据电路图安装满足特定要求的组合逻辑电路,如编辑器、抢答器。 4.掌握七段显示数码管的使用方法。 假设开关闭合为1,断开为0;灯亮为1,灯灭为0。或逻辑关系真值表见表7-12。 表-7—12 或逻辑真值表 1 (灯亮) 1 (闭合) 1 (闭合) 1 (灯亮) 1 (闭合) 0 (断开) 1 (灯亮) O (断开) 1 (闭合) 0 (灯灭) 0 (断开) 0 (断开) Y B A Y B A 输出 输入 输出 输入 由真值表分析可知,A、B两个输入变量有四种可能的取值情况,应满足以下运算规则: 0+0=0 0+1=1 1+0=1 1+1=1 综合得出与逻辑关系的功能“全0出0,有1出1”。同样,或门的输入也可以是多个,逻辑功能不会改变。 3.非逻辑、非门电路 非逻辑关系可用图7-11 表示。从图7-11(a)中可看出,开关S与灯泡H并联在电路中,开关断开时,电路中就有电流流动,灯泡H就会亮;开关闭合时,灯泡就不会亮。即“事情(灯亮)的结果跟条件(开关闭合)总是呈相反的状态”。这种因果关系称为非逻辑关系,简称逻辑非。图7-11(b)所示为非门电路的逻辑符号,非逻辑关系用逻辑函数表达式表示为 (a)非逻辑关系示例 (b)非门逻辑符号 图7-11 非逻辑关系及非门逻辑符号 假设开关闭合为1,断开为0;灯亮为1,灯灭为0。非逻辑关系真值表见表7-13。 表-7—13 非逻辑真值表 由真值表分析可知,输入变量有两种取值情况,应满足以下运算规则: 0(灯亮) 1(接通) 1(灯亮) 0 (断开) Y A Y A 输出 输入 输出 输入 4.复合逻辑门的表示方式 与、或、非是3种最基本的逻辑关系,任何复杂的逻辑关系都可以由这3种逻辑关系组合而成。表7-14是几种常见的复合逻辑函数及对应门电路的图形符号。 表7—14 复合逻辑门电路 三、数字集成门电路 数字集成门电路即数字IC,它是将逻辑电路的元器件和连线制作在一块半导体基片上。集成门电路若是以三极管为主要器件,输入和输出都是三极管结构,则这种电路称为三极管—三极管逻辑电路,简称TTL电路。 TTL电路与分立元件电路相比,具有体积小、耗电少、工作可靠、性能好和速度高等优点。还有一种主要由场效应晶体管构成的集成门电路称为MOS集成门电路。根据MOS管的不同可分为PMOS电路,NMOS电路和CMOS电路,其中CMOS是PMOS管和NMOS管组成的互补型集成电路,具有功耗低、抗干扰性强、开关速度快等优点,因此广泛应用于大规模集成电路中。 1.实际应用中的注意事项 在使用数字集成电路的过程中,要注意以下几个方面的内容: (1)TTL门电路的电源正端通常标以“”,接地端标以“GND”; TTL集成电路要求电源电压为50.5V, 切记电压一定要稳定,正负极性不能接反,并且保持先调好电源,再接入集成数字电路的习惯,否则有可能造成严重后果,烧坏数字集成电路。为消除噪声干扰,一般在电源线和地线之间接上0.01F的高频滤波电容,在电源的输入端接上20F至100F的低频滤波电容。TTL集成门电路的输出端不能直接接电源,也不能直接接地, (2) CMOS门电路的电源正端通常标以“”,负端标以“”。 CMOS电路的电源范围较宽,但电源电压不能超过最大极限电源的范围,电源的极性也不能接错。输入信号应在至之间,输入电流小于1mA。输出端不能直接接在或上,有较大容性负载时,为防止输出电流超过10mA,必须在输出端和容性负载之间串接限流电阻。静电击穿是CMOS电路损坏的主要原因,因此,组装测试时,所用的电烙铁和其他工具仪器等均应良好接地,通电期间不能拔插器件,运输和保存都要在防静电材料中进行。在调试CMOS电路时,应先接通线路板电源再接通信号电源,结束时,应先断开信号源电源,再断开线路板电源。 对于门电路多余管脚的处理方法通常有以下三种方法: (1)对于TTL门,可以将多余端悬空,此时多余端相当于输入“1”。但CMOS门电路的管脚不能悬空,因为MOS管是一种高输入阻抗电路,极易造成静电损坏。 (2)和其它输入端并接。此方法在并联的管脚不多时简单易行,但当并接的输入管脚太多时,由于输入端等效电容并联容量加大而使频率特性变差,输入信号的频率不能太高。 (3)根据实际情况接地或电源。一般与门、与非门应将多余的管脚接接电源(相当于接高电平),而一般或门、或非门应将多余的管脚接地(相当于接低电平),才能
您可能关注的文档
- 营改增宣贯会剖析.ppt
- 数据挖掘课件_第一课重点.ppt
- 营改增政策讲解20160423定剖析.pptx
- 数据挖掘与分析期中课程论文——张翠重点.doc
- 财务管理基础剖析.ppt
- 超大规模集成电路剖析.ppt
- 拓扑学练习题重点.doc
- 财务管理作业剖析.doc
- 电信诈骗宣传课件,认识电信诈骗,什么是电信诈骗重点.ppt
- 财务平台搭建的战略构想与人员配置的调研和探讨剖析.doc
- 初中语文教学中学生核心素养培养与学习策略优化研究教学研究课题报告.docx
- 高中数学课堂中数学竞赛训练的模式探索与实践教学研究课题报告.docx
- 劳动技能培养对学生人际交往能力的影响教学研究课题报告.docx
- 初中历史人物形象塑造对学生历史感知能力培养的影响教学研究课题报告.docx
- 基于教材培养学生批判性思维能力的途径与方法.pptx
- 小学美术课程中儿童创意艺术教育的实践与评价教学研究课题报告.docx
- 《FANUC信号强制》课件.ppt
- 基于教,学,评一体化的初中英语六要素听力教学设计研究.pptx
- 基于建筑云课平台的微课程设计与应用研究———以“土力学”课程为例.pptx
- 基于教,学,评一体化的初中英语写作 教学策略探究.pptx
最近下载
- PBL糖尿病病例教师版(复旦大学上海医学院).docx VIP
- 马工程文学理论习题集(答案版).docx
- 2025年芜湖市运达轨道交通建设运营有限公司校园招聘笔试模拟试题及答案解析.docx
- 通桥(2016)2321A-Ⅴ:时速350公里高速铁路预制有砟轨道后张法预应力混凝土简支箱梁(双线) 跨度:23.5m(直、曲线).pdf
- 马工程文学理论全套PPT课件.ppt
- 商品信息采编全套教学课件.pptx
- 简历表格 个人简历模板2021简历模板.docx VIP
- 无人驾驶车辆的路径规划算法研究与实现 .pdf VIP
- 《设计心理学》全套教学课件(共五章完整版).pptx
- 无人驾驶车辆的动态路径规划算法研究 .pdf VIP
文档评论(0)