-存储器.pptVIP

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
-存储器

第5章:半导体存储器 本章基本要求: 1、存储器基本概念 2、RAM、ROM存储器工作原理- 3、51单片机系统外部存储器的连接* 5.1 半导体存储器基础 5.1.1 存储器的分类 5.1 半导体存储器基础 5.1.2 存储器的技术指标 1、存储容量:是指存储器能够存储信息的容量。可以表示为: 存储容量=字数×字长 2、最大存取时间:是指CPU从存储器里读或写一个数据所需要的最大时间。 3、存储器功耗 4、可靠性和工作寿命 5、集成度 5.1 半导体存储器基础 5.1.3 存储器的结构 可以分为单译码和双译码编址存储器两类。 注意: ① 存储器引脚的种类。 ② 存储器容量与引脚的关系。 ③ 存储器操作的概念:地址信号、地址译码、 数据输入与输出信号。 ④ 存储器读写操作过程。 5.1 半导体存储器基础 1、单译码编址存储器 如图:注意地址译码器、存储器阵列。 5.1 半导体存储器基础 2、双译码编址存储器 如图:注意它的译码与选中单元的过程。 5.2 只读存储器ROM 特点:存放的信息是固定的,不会随停电而丢失。在使用过程中,其信息只可以读取,不可以改写。 常用的ROM种类有: 1、掩模ROM,由制造厂家写入信息。 2、PROM,由用户一次性写入信息。 3、EPROM,多次可改写ROM,可由用户使用紫外线灯擦除再次写入信息。 4、EEPROM,可用电脉冲擦除,并再次由用户写入信息。 5.2 只读存储器ROM ROM应用举例: 以2764为例。 1、内部结构:如下图。 2、引脚分类和功能。强调:CE 的作用。 5.3 随即存取存储器RAM 1、特点:存储单元的内容可在操作中随时读写操作,其信息会随停电而丢失。 常用的RAM有:动态和静态两类。 2、RAM举例:以6264(静态)为例。下图为其内部结构。 5.3 随即存取存储器RAM 6264引脚说明:注意CS 的作用。 5.4 51单片机与外部存储器的连接 5.4.1 51外扩存储器应注意的问题 这些问题也是连接外部存储器时应很好掌握的重要概念。 ①选取合适的存储器芯片:芯片的存储性质、芯片的容量、芯片的工作速度等。 ②存储器空间地址的分配:确定各类芯片在存储空间占用的存储地址。 ③确定芯片译码方式:片内译码、芯片译码。全译码方式、部分译码方式、线选译码方式。 ④存储器与单片机连线的种类及要求,重点是三总线的结构。 5.4 51单片机与外部存储器的连接 5.4 51单片机与外部存储器的连接 几个重要概念及地址译码方式 ①分清地址线:片内地址线、片选地址线; ②片内地址线的接法:直接与系统的地址线相连。 ③片选地址线的接法:可用全译码方式、部分译码方式、线选法方式连接。 ④用地址译码电路产生芯片的选通信号。通常这种选通信号采用集成译码电路产生。 5.4 51单片机与外部存储器的连接 51单片机与外部EPROM的连接 单片机与两片2764相连,如下图。写出各片2764的地址空间。(0000H-1FFFH,2000H-3FFFH) 5.4 51单片机与外部存储器的连接 51单片机与外部RAM的连接 采用三总线的连接;注意芯片的片选地址。 5.4 51单片机与外部存储器的连接 例题:连接三片8K*8RAM和ROM构成外扩存储空间。 要点:三总线的连接、各片存储器的地址空间。 练习 单片机cpu的地址总线为16条,数据总线为8条,欲扩充内存容量,要求从A000H起,向下扩充4KB容量,用1K ×4的RAM芯片组成存储器,画出该存储器的逻辑框图及其与cpu之间的连线图 Y0 Y1 Y2 Y3 Y4 Y5 Y7 Y6 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 ? 0 1 ? 1 0 ? 1 1 0 ? ? 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 X X ? ? ? ? ? ? 0 0 0 0 0 1 0 1 1 0 1 0 X ? ? ? 0 1 0 1 0 1 C B A G2B G2A G1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 1 0 0 1 1 1

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档