网站大量收购闲置独家精品文档,联系QQ:2885784924

实验位十进制计数器的设计.docVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验位十进制计数器的设计

实验二 4位十进制计数器的设计 一、实验目的: 1、深入理解信号和变量的区别 2、深入理解并行语句和语句的区别; 3深入理解异步和同步的概念; 4掌握的设计方法; 5能会看最大系统运行频率和资源使用报告。 四位十进制计数器程序A: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity bcd_counter is port ( clk : in std_logic; reset : in std_logic; co : out std_logic; q : out std_logic_vector(3 downto 0) ); end entity; architecture bev of bcd_counter is begin process (clk) variable cnt : std_logic_vector(3 downto 0); begin if (rising_edge(clk)) then if reset = 1 then cnt := 0000; else if cnt 9 then cnt := cnt + 0001; else cnt := 0000; co = 1; end if; end if; end if; q = cnt; end process; end bev; 四位十进制计数器程序B: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity bcd_counter2 is port ( clk : in std_logic; reset : in std_logic; co : out std_logic; q : out std_logic_vector(3 downto 0) ); end entity; architecture bev of bcd_counter2 is signal cnt : std_logic_vector(3 downto 0); begin process (clk) begin if (rising_edge(clk)) then if reset = 1 then cnt = 0000; else if cnt 9 then cnt = cnt + 0001; else cnt = 0000; co = 1; end if; end if; end if; end process; q = cnt; end bev; 四位十进制计数器程序C: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity bcd_counter3 is port ( clk : in std_logic; reset : in std_logic; co : out std_logic; q : out std_logic_vector(3 downto 0) ); end entity; architecture bev of bcd_counter3 is signal cnt : std_logic_vector(3 downto 0); begin process (clk) begin if reset = 1then cnt = 0000; elsif (rising_edge(clk)) then if cnt 9 then cnt = cnt + 0001; else cnt = 0000; co = 1; end if; end if; end process; q = cnt; end bev; 三、实验内容: 1、资源使用情况和最大运行频率 程序 使用逻辑单元数 寄存器数 运行频率) 1

您可能关注的文档

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档