网站大量收购独家精品文档,联系QQ:2885784924

数电第5版[阎石]第5章节课后习题和解答pptx.pptxVIP

数电第5版[阎石]第5章节课后习题和解答pptx.pptx

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电第5版[阎石]第5章节课后习题和解答pptx

第五章学习要点:1、不同电路结构触发器的动作特点;2、不同逻辑功能触发器的特性;【题5.1】 画出图P5.1由与非门组成的SR锁存器输出端Q,Q’的电压波形,输入端 ,的电压波形如图中所示。解:见图A5.1.【题5.4】图P5.4所示为一个防抖动输出的开关电路。当拨动开关S时,由于开关触点接通瞬间发生振颤 ,和 的电压波形如图中所示,试画出Q,Q’端对应的电压波形。解:见图A5.4.【题5.5】 在图P5.5电路中,若CLK,S,R的电压波形如图中所示,试画出Q和Q’端与之对应的电压波形。假定触发器的初始状态为Q=0.解:见图A5.5.【题5.7】若主从结构SR触发器各输入端的电压波形如图P5.7中所给出,试画出Q,Q’端对应的电压波形。设触发器的初始状态为Q=0.解:根据SR触发器逻辑功能的定义和脉冲触发方式的动作特点(主从结构触发器属于脉冲触发方式),即可画出如图A5.7所示的输出电压波形图。【题5.8】 在脉冲触发SR触发器电路中,若S,R,CLK 端的电压波形如图P5.8所示,试画出Q,Q’端对应的电压波形。假定触发器的初始状态为Q=0.解:根据SR触发器逻辑功能的定义及脉冲触发方式的动作特点,即可画出图A5.8中Q和Q’的电压波形。【题5.9】 若主从结构SR触发器的CLK,S,R,各输入端电压波形如图P5.9所示,=1,试画出Q,Q’ 端对应的电压波形。解:根据SR触发器逻辑功能的定义及脉冲触发方式的动作特点,即可画出Q,Q’的电压波形,如图A5.9所示。【题5.11】已知脉冲触发JK触发器输入端J,K和CLK的电压波形如图P5.11所示,试画出Q,Q’端对应的电压波形。设触发器的初始状态为Q=0.解:根据JK触发器逻辑功能的定义及脉冲触发的动作特点,画出的Q,Q’端电压波形如图A5.11。[题5.12] 若主从结构JK触发器CLK, , ,J,K端的电压波形如图P5.12所示,试画出Q,Q’端对应的电压波形。解:根据JK触发器逻辑功能的定义及脉冲触发方式的动作特点,画出的Q,Q’ 端电压波形如图A5.12。【题5.14】已知维持阻塞结构D触发器各输入端的电压波形如图P5.14所示,试画出Q,Q’端对应的电压波形。解:根据D触发器逻辑功能的定义及维持阻塞结构所具有的边沿触发方式,即可画出Q和Q’的电压波形如图A5.14。【题5.15】已知CMOS边沿触发方式JK触发器各输入端的电压波形如图P5.15所示,试画出Q,Q’端对应的电压波形。解:根据JK触发器逻辑功能的定义和边沿触发方式的动作特点,画出的Q,Q’ 端电压波形如图A5.15。【题5.18】设图P5.18中各触发器的初始状态皆为Q=0,试画出在CLK信号连续作用下各触发器输出端的电压波形解:根据每个触发器的逻辑功能和触发方式,画出输出端Q的电压波形,如图A5.18。[题5.20] 在图P5.20电路中已知输入信号 的电压波形如图所示,试画出与之对应的输出电压 的波形。触发器为维持阻塞结构,初始状态为Q=0 。(提示:应考虑触发器和异或门的传输延迟时间。)解:当=0 ,Q=0时,异或门的输出 等于0.变为高电平以后, 也变成高电平。因为 也是触发器的时钟输入端,所以经过触发器的延迟时间后,Q端被置为1状态;再经过异或门的传输延迟时间, 回到低电平。因此, 高电平持续时间等于触发器的传输延迟时间与异或门的传输延迟时间之和。 从高电平跳变成低电平以后电路的工作过程与上述过程类似。这样就得到了图A5.20的 电压波形。【题5.21】 在图P5.21所示的主从JK触发器电路中,CLK 和 A 的电压波形如图中所示,试画出 Q 端对应的电压波形。设触发器的初始状态为 Q = 0.解:在CLK =1期间主从JK触发器的主触发器接收输入信号。若此期间出现 A = 1 的信号,则主从触发器被置1,在CLK变为低电平后,从触发器随之被置1,使输出为Q=1.而当CLK回到高电平以后与非门的输出变为低电平,于是又通过异步置0 端R将触发器置0.这样我们就得到了图A5.21的波形图。 利用这个电路可以监视在CLK=1期间A端是否有高电平信号输入。如果A端有高电平输入信号,则Q端给出一个正脉冲;如果A端没有输入信号,则Q端始终为0.

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档