基于FPGA的出租車计费器设计书.docxVIP

  • 8
  • 0
  • 约4.83万字
  • 约 57页
  • 2017-03-31 发布于上海
  • 举报
基于FPGA的出租車计费器设计书

基于FPGA的出租车计费器设计 摘 要 本文介绍了一种基于FPGA 芯片上实现出租车计价器功能的设计方法,主要阐述如何使用新兴的EDA 器件取代传统的电子设计方法,不仅实现了出租车计价器所需的一些基本功能,同时考虑到出租车行业的一些特殊性,更注重了把一些新的思路加入到设计中。本设计主要借助了FPGA 芯片,使用Verilog HDL语言灵活编程来实现多方面的计费,这样不仅使其不拘泥于硬件,具有更强的移植性,而且增强了实用价值,更加利于产品升级。 本设计参考成都的出租车计费标准,利用Verilog HDL语言设计出租车计价器,主要具有行驶路程动态显示计费,等待累计时间计费及最后的总费用动态显示功能,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定的芯片后,可应用于实际的出租车计费系统中。 关键词:出租车计价器; Verilog HDL语言; FPGA; Quartus II; EDA ABSTRACT This article presents a method of how to use FPGA to design a taxi meter, and how to replace traditional electrical design with burgeoning EDA parts. Besides the basic functi

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档