网站大量收购独家精品文档,联系QQ:2885784924

vhdl课程设计简单处理器的设计与仿真 大学学位论文.doc

vhdl课程设计简单处理器的设计与仿真 大学学位论文.doc

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
vhdl课程设计简单处理器的设计与仿真 大学学位论文

前言 1 1、设计任务 2 2、设计说明 3 2.1 处理器原理图及其组成 3 2.2数据传输及加减法的实现 3 2.3处理器所支持的指令及功能说明、指令的编码规则 4 2.4指令执行的时序控制 4 3.处理器指令实现的功能及其具体描述 6 3.1 mv Rx,Ry 6 3.2 mvi Rx,#D 7 3.3 add Rx,Ry和sub Rx,Ry 8 4单元模块设计说明、VHDL代码及其仿真 10 4.1寄存器RX 10 4.2 寄存器A 11 4.3 加/减法器addsub 12 4.4 寄存器G 13 4.5 指令寄存器IR 14 4.6 计数器upcount 15 4.7 复用器multi 16 4.8 控制单元control 18 4.9 控制指令输入转换模块 26 4.10 16*16点阵显示控制模块 27 5 处理器各个模块的连接及处理器功能仿真 29 5.1处理器各个模块的连接 29 5.2处理器功能仿真 29 5.2.1立即数赋给寄存器R0 29 5.2.2立即数赋给寄存器R1 29 5.2.3 寄存器R0的值赋给寄存器R2 29 5.2.4 寄存器R1的值赋给寄存器R3 29 5.2.5立即数赋给寄存器R4 29 5.2.6 寄存器R0加上R4赋给R0 30 5.2.7 寄存器R1加上R4赋给R1 30 5.2.6 寄存器R0加上R4赋给R0 30 5.2.7立即数赋给寄存器R5 30 5.2.8 寄存器R4减去R5赋给R4 30 5.2.9 寄存器R4减去R0赋给R4 30 6 处理器实现的功能与操作说明 31 6.1 处理器实现的功能 31 6.2 处理器相关的操作说明 31 7 课程设计总结 32 8附录……………………………………………………...……………………………………34 前言 VHDL 的英文全名是 Very-High-Speed Integrated Circuit Hardware Description Language,诞生于 1982 年。1987 年底,VHDL被 IEEE 和美国国防部确认为标准硬件描述语言。    VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可是部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。 与其他硬件描述语言相比,VHDL具有以下特点: (1)功能强大、设计灵活 VHDL具有功能强大的语言结构,可以用简洁明确的源代码来描述复杂的逻辑控制。它具有多层次的设计描述功能,层层细化,最后可直接生成电路级描述。VHDL支持同步电路、异步电路和随机电路的设计,这是其他硬件描述语言所不能比拟的。VHDL还支持各种设计方法,既支持自底向上的设计,又支持自顶向下的设计;既支持模块化设计,又支持层次化设计。 (2)支持广泛、易于修改 由于VHDL已经成为IEEE标准所规范的硬件描述语言,目前大多数EDA工具几乎都支持VHDL,这为VHDL的进一步推广和广泛应用奠定了基础。在硬件电路设计过程中,主要的设计文件是用VHDL编写的源代码,因为VHDL易读和结构化,所以易于修改设计。 (3)强大的系统硬件描述能力 VHDL具有多层次的设计描述功能,既可以描述系统级电路,又可以描述门级电路。而描述既可以采用行为描述、寄存器传输描述或结构描述,也可以采用三者混合的混合级描述。另外,VHDL支持惯性延迟和传输延迟,还可以准确地建立硬件电路模型。VHDL支持预定义的和自定义的数据类型,给硬件描述带来较大的自由度,使设计人员能够方便地创建高层次的系统模型。 (4)独立于器件的设计、与工艺无关 设计人员用VHDL进行设计时,不需要首先考虑选择完成设计的器件,就可以集中精力进行设计的优化。当设计描述完成后,可以用多种不同的器件结构来实现其功能。 (5)很强的移植能力 VHDL是一种标准化的硬件描述语言,同一个设计描述可以被不同的工具所支持,使得设计描述的移植成为可能。 (6)易于共享和复用 VHDL采用基于库(Library)的设计方法,可以建立各种可再次利用的模块。这些模块可以预先设计或使用以前设计中的存档模块,将这些模块存放到库中,就可以在以后的设计中进行复用,可以使设计成果在设计人员之间进行交流和共享,减少硬件电路设计。 1、设计任务 用VHDL设计一个简单的处理

您可能关注的文档

文档评论(0)

李天佑 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档