帶Cache的内核简要介绍.pptVIP

  • 0
  • 0
  • 约小于1千字
  • 约 53页
  • 2017-04-18 发布于上海
  • 举报
带Cache的内核简要介绍;带Cache的 ARM 宏单元举例;议程;外部 存储器;Cache 的用法;结合性;;2-维块结合 Cache;若干定义;4-维块结合 Cache;0;Cache 闭锁 (1); 这是一个4维结合的cache,每维包含32 行 (块). 单一的目标计数器选择将要替换的维. 闭锁固定了计数器的基值所以该值以下的通道完全免于替换. 闭锁具有一维的间隔尺寸 (1/4的cache大小). ; 这是一个64维,4个块的结合cache. 单一的目标计数器选择将要替换的维(每个块中相同数字的行). 闭锁固定了计数器的基值所以该值以下的块完全免于替换. 闭锁具有一行的间隔尺寸 (1/64的cache大小). ;Cache Flushing;时钟;同步模式 (固化宏单元);写缓冲器 (1);写缓冲器(2);CPU;存储器管理;编程模式;议程;保护单元;0x25FFFFFF;MPU 配置步骤;议程;什么是 MMU;虚拟地址到物理地址的映射;为什么要用 MMU?;TLB 和变换表;检查TLB是否包含该虚拟地址;第一级描述;第二级描述;;第一级地址变换;第二级变换页表;第二级地址变换;;;利用进程 ID 寄存器生成地址;进程 ID – 映射举例;MMU 配置步骤;议程;什么是紧耦合内存?;ARM966E-S 存储器映射;ARM946E-S存储器映射;议程;命名约定;ARM的带

文档评论(0)

1亿VIP精品文档

相关文档