《数字电子技术基础--刘如军》CH55.pptVIP

  • 0
  • 0
  • 约2.39千字
  • 约 17页
  • 2017-04-11 发布于浙江
  • 举报
5.5.1 可编程逻辑器件 (PLD) (Programmable Logic Device) 一、PLD的基本结构和分类 (一) 基本结构 PLD的输入缓冲电路 5.5 可编程逻辑器件 (二) 分类 1. 按可编程情况分 分 类 与阵列 或阵列 输出电路 出现年代 PROM 固定 可编程 固定 70年代初 PLA 可编程 可编程 固定 70年代中 PAL 可编程 固定 固定 70年代末 GAL 可编程 固定 可组态 80年代初 (ispGAL) 可编程 固定 可组态 90年代初 (1) PROM — 可编程只读存储器 I2 I1 I0 O2 O1 O 0 与阵列 (固定) 或阵列 (可编程) 缺点: ? 只能实现标准 与或式 ? 芯片面积大 ? 利用率低,不经济 用途: ? 存储器 ? 函数表 ? 显示译码电路 (Programmable Read Only Memory) (2) PLA — 可编程逻辑阵列 与阵列 (可编程) 或阵列 (可编程) 优点: ? 与阵列、或阵列 都可编程 ? 能实现最简与或式 缺点: ? 价格较高 ? 门的利用率不高 (Programmable Logic Array) (3) PAL — 可编程阵列逻辑 与阵列 (可编程) 或阵列 (固定) 优点: ? 速度高

文档评论(0)

1亿VIP精品文档

相关文档