微机知识点汇编.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机知识点汇编

微机系统的基本组成, 硬件系统::CPU,存储器,I/O接口,总线,输入输出设备,外存储器。 软件系统:系统软件(监控程序,操作系统,软件开发工具(程序语言设计:机器语言,汇编语言,高级语言;语言处理程序:汇编程序,解释程序,编译程序;服务程序:编辑,连接,定位调试诊断等))和应用软件(专用和通用) 总线的功用及种类 按连接对象不同分为:片内总线,实现CPU内部各功能单元电路之间相互连接和信号的相互传递。片总线,以CPU芯片为核心实现芯片与芯片间连接。内总线,实现计算机系统中插件板和插件板间连接。外总线,用于系统间的连接,完成系统与系统间的通信。 数据总线:是传输数据或代码的通信线,双向,宽度为字长。 地址总线:传送地址信息的一组通信线,是微处理器用来寻址存储器单元或I/O接口的端口用的总线。单向输出。宽度决定存储空间大小:页面概念(256个单元称为一个页面)。 控制总线:用来传送各种控制信号。这些信号时微处理器和其他芯片间相互反映情况和相互进行控制用的。每根的方向是单向,输入(状态信息)或输出(控制信息)之一。 8086总线周期和操作时序,说明总线周期各状态中的相关信号 总线周期:是指CPU玉存储器或外设进行一次数据传送所需的时间。写与读总线周期。由4个时钟周期组成T1,T2,T3,T4。时钟周期:又称T状态,是一个时钟脉冲中的重复周期,是CPU处理动作的基本事件单位,由主频决定。等待周期Tw:是在一个总线周期的T3和T4之间,CPU根据ready信号来确定是否插入Tw。插几个Tw。空闲周期Ti:是两个总线周期之间的时间间隔。指令周期:一个指令从其代码被从内存单元中取出到其所规定的的操作执行完毕所用时间,由一到几个总线周期组成。 在T1,CPU首先将应访问的存储单元或I/O端口的地址送到总线上;在T2~T4,若是写总线周期,则CPU在此周期间把输出数据送到总线上,若是读总线周期,则CPU在T3到T4期间从总线上输入数据,T2时总线浮空,以便CPU有个缓冲的时间把输出地址的写方式转换为输入数据的读方式。 8086最小方式下的总线读操作时序:T1状态:1CPU根据执行的是访问存储器还是I/O接口的指令。首先在M/IO线上发有效电平;2从地址/数据复用线AD15~AD0和地址/状态复用线A19/S6~A16/S3发存储器单元地址或I/O端口信号;3从ALE引脚上输出一个脉冲作为8282地址锁存器的地址锁存信号;4为了通过BHE/S7引脚发有效信号;5发DT/R=0信号,以控制8286处于接受状态。T2状态:1总线上输出的地址信号消失,此时AD15~AD0进入浮空状态;2,A19/S6~A16/S3及BHE/S7,线开始输出状态信号S7~S3,并持续到T4状态;3,DEN信号变为低电平,用来开放总线接发器8286;4,RD信号变为低电平。5DT/R继续保持低电平,维持8586为接受数据状态。T3状态:经过T1,T2后,存储器单元或I/O接口吧数据送到数据总线AD15~AD0,供CPU读取。Tw等待状态:通过8284时钟发生器给CPU发一个ready为无效的信号。T4状态:在T4状态和前一状态交界的下降沿处,CPU对数据总线上的数据进行采样,完成读取的操作。归结起来:在总线读操作周期中,8086于T1从分时复用的地址/数据线AD和地址/状态线上输出地址;T2时使AD线浮空,并输出RD,DEN;在T3,T4时外界将预读入的数据送到AD线上;在T4的前沿,将此数据读入CPU。 8086最小方式下的总线写操作时序:与读周期相比,有以下不同:1写周期下AD线上因输出的地址和输出的数据位同一方向,因此,T2时不再需要向读周期时要维持一个状态的浮空以作为缓冲,2对存储区或I/O接口芯片发的控制信号时WR,而不是RD。3在DT/R引脚上发出的是高电平的数据发送控制信号DT,,而不是DR。 中断的概念:中断是为了处理一些紧急发生的情况,使程序中断当前任务,将CPU的控制转向该紧急事件进行处理,并在处理完后,返回原程序的一种过程。 中断响应处理的过程:指中断检测(当前指令执行完后,按照一定顺序检测各种类型中断是否产生)、中断响应(如果CPU处于中断状态,经判优后,响应其中最高优先级的中断请求。关中断,将断点和标志寄存器入栈保存,获取中断向量送CPU,转入中断服务程序)、中断处理(保护现场,中断服务,恢复现场)、中断返回(将压入的断点地址弹出,保证被中断的程序按原来状态执行下去)。前两个由硬件完成,后两个有软件完成 中断的优先权管理方式及特点;管理方法有:1软件查询方式(优点硬件电路简单,无需优先权的硬件排队电路,可随时修改优先级,缺点软件查询消耗时间,影响中断响应的实时性),2菊花链法(简单硬件排队,需要增加菊花链逻辑电路。优先级别固定,越靠近CPU的

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档