数字逻辑实验报告实验二汇编.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑实验报告实验二汇编

数字逻辑实验报告 专 业: 班 级: RB软工移   学 号: 201470024113   学生姓名: 指导教师: 2016年 月 日、的功能),设计出功能测试记录表; 2、画出用D触发器构成异步八进制(即三位二进制)加法及减法计数器的原理接线图; 3、画出用JK触发器和门电路构成十进制计数器的原理图,及结合所选芯片对应的接线图。 三、实验原理 1、基本RS触发器 图2.1 基本RS与非门触发器的基本电路示意图 由两个与非门交叉耦合构成的基本触发器具有置0、置1及保持的功能。因为=0时触发器被置1,通常称端为置1端,是低电平有效。因为=0时触发器置0,端称为置0端,是低电平有效。基本触发器又称为置0置1触发器,或称为-触发器。 2、D触发器 图2.2 钟控D触发器的基本电路示意图 当CP=0时,=1,=1,触发器的状态Q维持不变。当CP=1时,,=D,触发器状态将发生转移。由于D触发器的下一状态始终和D输入一致,因此,又称D触发器为锁存器或延迟触发器。D触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等、输入时Q及端状态,注意观察其“不定状态”; 表中的Qn和 Qn表示触发器的现在状态,简称现态;Qn+1和Qn+1表示触发器在触发脉冲作用后输出端的新状态,简称次态。对于新状态Qn+1而言,Qn也称为原状态。表中Qn=Qn+1表示新状态等于原状态,即触发器没有翻转,触发器的状态保持不变。必须注意的是,一般书上列出的基本RS触发器的真值表中,当 Rd =0、 Sd=0时,Q的状态为任意态。这是指当 Rd、Sd 同时撤消时,Q端状态不定。若当 Rd=0、Sd =0时,Q =1,状态都为“1”,是确定的。但这一状态违背了触发器Q端和 Q端状态必须相反的规定,是不正常的工作状态。若Rd、Sd不同时撤消时,Q端状态是确定的,但若Rd、Sd同时撤消时,Q端状态是不确定的。由于与非门响应有延迟,且两个门延迟时间不同,这时哪个门先动做了,触发器就保持该状态,这一点一定不要误解。但具体可见例1 。 把上表所列逻辑关系写成逻辑函数式,则得到 测试JK、D触发器的逻辑功能,并分别选用四个JK、D触发器备用。要求完成真值表测试; JK触发器再有时钟脉冲作用时(CP=1) 当J=0 K=0时状态保持不变 当J= 0 K=1时次态为0态 当J=1 K=0时次态为1态 当J=1 ?K=1时次态与现态相反? D触发器(由与非门构成):当D=1时,Q=0;当D=0时,Q=1; 的波形; 五、总结与体会 触发器是时序逻辑电路中具有记忆功能的单元电路。其种类繁多,从逻辑功能来分,有:RS触发器、JK触发器、D触发器、T触发器、T′触发器等。 通过实验可以对他们实行相互转换来熟悉触发器的原理,了解其本质。通过对转换的相互比较,提高学习能力,懂得运用比较的方法更快速的掌握新的知识。

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档