小型化频率综合器适用性技术分析.docVIP

小型化频率综合器适用性技术分析.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
小型化频率综合器适用性技术分析.doc

小型化频率综合器适用性技术分析   摘 要:众所周知在现代科技不断发展的今天,频率综合器已经成为了我们电子领域一个不可或缺的部分。在各个领域比如我们的雷达扫描,通讯领域,军事领域,都得到了广泛的应用。频率综合器是收发信息的关键部分。现代随着技术的日臻成熟,电子器械小型化是时代的发展趋势,频率综合器就是其中一个十分重要的环节。我们既要保证频率综合器体积的小型化,同时也要注重降低它的噪音。如何才能实现这两项要求呢?我们主要从电路方面进行改良优化。本篇论文就是针对小型化频率综合器,对其进行技术的的分析。增强通信系统中的工作原理和功能结构,达到降低噪音,满足当代社会快速速发展的需要。   关键词: 小型化;频率综合器;设计优化   一、频率综合器   (一)频率综合器含义   频率合成这项技术,早在几十前,就已经出现。频率综合器大体上就是一个对多个信号源进行手法的设备。并且综合运用了各项技术,现在比较常用的就是直接数字式频率合成技术它是频率综合器的第三代机,主要是由间接频率合成技术发展而来的。数字频率综合器主要是以数字为主,它的频率分辨率高于间接频率合成器。同时,频率之间的相互转换也是非常快速的。它被广泛地应用于电视广播,军事领域,还有远程遥控控制,以及电子对抗各个领域。这种技术在短波通信中,能适应频率在各个频率上的变化。所以这种技术操作简单易行,同时工作效率也比较高。   (二)频率综合器工作原理   频率合成器通过各种技术产生离散的信号,频率综合器应用的范围比较广泛,在仪器仪表领域,还有电子对抗领域都有涉及。频率综合器的作用就是,对微波扫描进行帮助作用,提供给所需的参考信号,并且逐个进行目标锁定。从而得到比较稳定和准确的信号源。产生高稳定度的中频和混频所需要的频率。频率合成器内部有一个频率为晶体振荡器,其频率稳定性很高,再利用锁相环合成出,处于锁定状态时两者相等。   二、频率综合器小型化   (一)频率综合器数字化   小型化是频率综合器的发展趋势,也是时代发展的要求。如果想实现频率综合器的小型化,首先我们要解决的是,在技术和成方面,净量采用直接的数字和成还有锁相频率的数字和成,首先我们介绍一下直接数字合成,直接数字合成它指的是,全数字技术,这项技术从相位的层面出发,和成所需要的波形,这项技术的实现,考的是先进数字信号处理技术的不断成熟,直接把其引入信号合成的方面来。从而实现符号转变的速度还有精确度的统一。它具有连续变换,噪声低,体积小等优点,所以这一技术的采用就大大的加快了我们的频率综合器的小型化的步伐。   (二)频率综合器锁相环路   还锁相环路,它的作用就是使内部的上的电路时钟,和外部的一个时钟做到同步。这样在工作还有运行的过程当中,信号的输入频率还有输出的频率就会一致。同时也保证了输入电压还有输出电压,保持在一个差位上。这样电压就会被锁住,这样我们的锁相电路就形成了,锁相电路简单,成本低,同时体积小,这就为我们的频率器小型化又再一次的奠定了坚实的基础。也是我们保证频率综合器,真正达到体积小,效率高所必须经过的一个重要的阶段。   三、小型频率综合器优化设计   (一)方案设计   小型频率综合器,我们在方案设计上。要保障的前提就是把体积变小,采用间接的合成方法来合成各种频率,从而避免使用直接的方法,从而减小我们频率综合器的体积,在设计中我们建议使用数字芯片来发射和合成我们的过程中的频率符号,同时也对符号进行一定的调制,这样我们就实现了两路想好的发射,并且具有精准调节等一系列的优点。而我们上文所说的锁相环路也是适应这种设计的,同时锁相环路,也具有体积小效率高等一系列优点,所以我们的设计成果就能实现小型化标准。   (二)工程设计   关于工程设计,主要设计到了微波等多个频段,所以在频率较多,频率相近的情况下。如何保证我们的性能,这是我们进行工程设计的重难点问题。电路之间主要以接口作为划分的隔离的标志,所以我们要对各个电路之间的电路源他别重视,这样才能保证电路信号和电源信号的双向隔离,在这是减震设计,我们在对系统进行改装还有优化的过程,必然会涉及到,频率综合器产生的噪声。体积变小,就意味着减震的空间也会变小,所以如何减震并降低噪音是我们研讨的一个重要问题,可以进行晶体振荡器的安装,实现锁相华路的二次减震。达到我们的要求。   四、结论   综上所述,本篇论文主要是针对效率综合器小型化设计进行的简单分析还有论述。文章的第一部分,主要介绍的频率综合器,以及频率综合器的工作原理,文章的第二部分主要是从如何,减少频率综合器的体积着手,介绍了两个方面的知识,首先,第一方面的知识是,实现数字化,第二就是应用锁相环路,就会减小频率综合器的体积,第三就是我们应该注重方案还有工程方面的设计,保证

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档