03.微机接口第3章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
03.微机接口第3章

封面;? 基本概念(总线、堆栈等);? 了解三总线及堆栈的工作原理。;3.1 8086微处理器的结构;(1) 专线式:将各个功能部件分别设置与其它部件通信的线路。;(2) 总线式:在多个功能部件之间设置公共的通信线即总线。; 由于采用了分时传送的总线结构从而大大减少了机器中信息传送线的数目。;2. 总线的分类;;;二、Intel 8086微处理器的结构;20位;8086从功能结构来讲,分为两大部分,即总线接口部件BIU(Bus Interface Unit )和执行部件EU(Execution Unit)。;? 在执行指令时,如要取操作数,则也由BIU从内存或I/O接口指定区域取出,送给EU部件去执行。;(2) EU部件;? 若执行的是一条转移指令,则存放在指令队列缓冲器中的指令就没有用了,应到新的地址单元去取出。BIU新取出的第一条指令将直接送到EU中去执行,随后重新填充指令队列缓冲器。;(3) 8086与传统微处理器指令执行过程比较;取数据;2. 寄存???结构;(1) 通用寄存器;(2) 控制寄存器;TF;? 奇偶标志位PF(Parity Flag): 若结果中的低8位含有“1” 的个数为偶数,则PF=1;否则,PF=0。;溢出标志OF(Overflow Flag): 带符号数运算结果超出其表达范围时(字节数:-128~+127,字类型数:-32768~+32767), OF=1;否则, OF=0。; b. 3个控制标志位;? 方向标志DF(Direction Flag): 在串操作指令中,DF=0时,变址指针自动增量;DF=1时,则自动减量。;(3) 段寄存器;SS—堆栈段寄存器,用于定义堆栈段基地址,该段作堆栈区使用。;三、 8086存储器管理; ? 段内偏移量EA (Effective Address):是指某存储单元离开该段段首址的字节数。;由上面的定义可知:;例如:若CS=FFFFH,IP=0000H,则指令所在存储单元的物理地址为:;? 当涉及到取一个操作数时,自动选择DS数据段寄存器或ES附加段寄存器,再加上16位偏移量,得到操作数的20位物理地址。16位偏移量取决于指令的寻址方式。如下图所示:;3.2 8086的引脚信号及工作模式; 8086采用双列直插式封装,有40个引脚(如右图所示),但总线信号数量却大于40,故8086采用了分时复用技术,部分引脚传送两种总线信号。;1. 最小模式下引脚信号及功能:;(2) 地址/状态信号线A19/S6~A16/S3(输出、三态); S4和S3的组合提供的分段信息表;(3) BHE/S7高8位数据总线允许/状态线(输出, 三态);下面介绍引脚中的控制信号。;(6) M/IO,存储器/输入输出控制信息 (输出,三态);(7) WR写信号 (输出,三态);(8) ALE地址锁存允许信号 (输出);(10) INTR可屏蔽中断请求信号 (输入);(12) NMI非屏蔽中断请求信号 (输入);(13) RESET系统复位信号 (输入);(14) DT/ R数据收发控制信号 (输出、三态); 高电平有效。系统中其他的总线主设备要获得对总线的控制权时,向8086发出高电平的HOLD信号,8086在每个时钟周期的上升沿对HOLD引脚信号进行检测,若为高电平,则在当前总线周期结束时,予以响应。;(17) HLDA保持响应信号 (输出); 低电平有效。与WAIT等待指令结合使用,当CPU执行WAIT指令时,CPU处于空转状态进行等待直到检测到TEST信号有效时结束,CPU继续往下执行指令。;工作在最小模式下8086的典型配置如右图所示。;2. 最大模式下引脚信号及功能;(1) QS1和QS0指令队列状态信号 (输出); 这三个状态信号组成的编码表示了当前总线周期是何种操作周期,如下表所示。;(3) LOCK总线封锁信号 (输出,三态); 下图给出了8086在最大模式下的典型配置。;8086在最大模式下的典型配置; 由图可以看出:8086在最大与最小模式下的主要区别是增加了一个8288总线控制器。8288接受8086CPU的状态信号S2、S1和S0,经过变换和组合,由8288发出对存储器和I/O端口的读/写信号,对锁存器8282及对总线收发器8286的控制信号。;三、8086系统中的堆栈;2. 堆栈编址结构的两种形式;3. 构成堆栈的两种形式;;;; 由上图中可以看出,出栈操作并不会从堆栈中去掉信息,也不擦除它们,只是因SP的自动修改而改变了堆栈的栈顶。; 3.3 8088微处理器;一、8088的功能结构; 8088采用双列直插式封装,有40个

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档