测试新技术-任意波形合成.ppt

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
测试新技术-任意波形合成

高速任意波形合成 技术研究 典型的自动测试系统 DDS的历史及发展 1971年,美国学者J.Tierncy,C.M.Rader和B.Gold提出了直接数字频率合成(DDS)技术,它从相位概念出发直接合成所需波形 DDS原理及主要问题 相位环 理解:可以将正弦波形看作一个矢量,沿相位圆转动,相位圆对应正弦波一个周期的波形。波形中的每个采样点对应相位圆上的一个相位点。 任意波形合成方法及主要问题 提高采样率 提高查找表存储容量 改善任意波形合成的误差 主要内容 任意波形合成方法及其采样模型 基于并行存储的任意波形合成方法 基于并行插值的任意波形合成方法 主要功能指标 波形种类 最大输出信号带宽 任意波形存储深度 垂直分辨率 通道数目 输出特性——幅度、偏移、阻抗 正弦波纯度 方波特性 频率特性 触发特性 调制特性 设计方案 存放整个 波形数据 遗漏 波形细节 无失真 重现波形 存放特征 波形片段 传统 本技术 相同波形质量下存储容量降低 倍 序列合成技术 段地址累加器 地址合成器 波形查找表 波形长度 存储器 重复次数 存储器 段个数 存储器 长度 计数器 重复次数 计数器 段个数 计数器 偏移地址 发生器 基地址 发生器 DAC 可变时钟发生器 存储器单元 计数器单元 地址发生器单元 序列合成技术 序列合成技术 模拟通道 滤波器组 幅度 精调 加偏 电路 线性 放大 输出 高速任意波形合成 波形存储 矩阵 地址 发生器 时钟 发生器 高速 DAC 嵌入式系统 可编程接口 人机交互接口 电源模块 1、最大信号输出频率由采样率决定,倍频或混频也可以提高信号的输出频率,但将带来结构复杂、引入附加频率、无法实现信号频率捷变等缺点。而提高采样频率,扩大信号直接输出的频率范围或带宽,不仅可以直接在时域内产生所需的激励信号,同时也可以提高测试系统的实时性。 2、存储深度越深,表示用来描述信号一个周期的样本数目就越多,就能描述复杂度更高的波形,所描述波形细节的效果也就越好。随着持续采样技术与海量存储技术的发展,在一些测试验证过程中常常对现场信息进行长时间捕获与记录,用于后续分析以及回放,这对任意波形合成技术的存储深度以及持续波形产生能力提出了较高的要求。 2、作为一种基于数字技术的波形合成方法,任意波形合成过程中具有较多的误差来源。进一步研究误差来源对输出波形的影响情况,以及在提高采样频率的同时改善输出波形的质量,是高速任意波形合成的关键技术及难点。 4、由于布局布线及传输延迟等因素的影响,单纯从物理上保证通道间信号的同步精度非常困难。因此,精密同步是多通道任意波形合成的关键技术之一 作用:波形细节描述的能力,同时也减少了相位截断误差 不足:单纯依靠器件增加存储容量将,而通过压缩算法等效的增加存储容量主要,对于无规律的任意波形,无能为力。,序列合成技术可等效的提高存储深度,但在应用中存在较大的局限性。采用,。 尤其是当前采样系统的存储容量已经相当的大的前提下,海量存储,如何显示实时采样与复现系统 提高采样频率的三个要素:提高地址发生器、波形查找表和dac的速度 不足:双通道并行合成仅能实现采样率的倍增, DDS任意波形方法误差来源较多,分析较为复杂 只关注于单路DDS合成误差的分析与校正,对于多路DDS并行合成中的误差来源、误差的特殊性以及合成过程中误差的改善方法并未提及。 频域分析,可知输出信号的频谱分布在处,即经过m路伪插值后,采样频率由单路DDS采样频率变为了,提高了m倍。 此处的h(t)是指以一倍采样率来看待的保持函数 按照图2-23所示结构,采用两路采样频率为250MHz DDS实现了500MSPS伪插值任意波形合成模块,滤波器截止频率为220MHz。 采用ROHDZSCHWARE公司的测试接收机ESPI对500MSPS伪插值任意波形合成模块的输出频谱进行了测试,测试结果如图2-27和图2-28所示。图2-27是输出频率为80MHz的正弦信号频谱,由2.1.4节分析可知,对于单路250MSPS的DDS模块,杂散谱线应出现在170MHz、330MHz以及420MHz等频点处,但通过并行伪插值合成后,原本应该位于170MHz和330MHz频点处的谱线被抵消,位于420MHz处的最大信号杂散分量经过滤波后被消除。但由于后端输出放大器非线性的影响,在160MHz,240MHz频点处出现谐波失真分量;图2-28是输出频率为200MHz的正弦信号频谱,此时信号频率等于单路DDS采样率的80%,已完全超出单路DDS的奈奎斯特带宽,最大杂散分量为400MHz频点处的谐波失真。 解决累加器、查找表的速度限制 同步时序电路、输出

您可能关注的文档

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档