基于vhdl的频率计设计 电子技术与通行工程等专业_学位论文.docVIP

基于vhdl的频率计设计 电子技术与通行工程等专业_学位论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于vhdl的频率计设计 电子技术与通行工程等专业_学位论文

PAGE 1 本科生毕业论文(设计) 题 目: 基于VHDL的频率计设计 专业代码: 作者姓名:    学 号: 单 位: 物理科学与信息工程学院 指导教师:         目录 TOC \o 1-3 \h \u  HYPERLINK \l _Toc19443 引 言  PAGEREF _Toc19443 1  HYPERLINK \l _Toc2585 1 EDA 技术发展概况  PAGEREF _Toc2585 1  HYPERLINK \l _Toc6968 1.1 VHDL 软件设计简介  PAGEREF _Toc6968 1  HYPERLINK \l _Toc7704 1.2 VHDL的开发流程  PAGEREF _Toc7704 3  HYPERLINK \l _Toc26612 1.3 MAX+PLUSⅡ 开发工具概述  PAGEREF _Toc26612 4  HYPERLINK \l _Toc29528 2设计实现  PAGEREF _Toc29528 5  HYPERLINK \l _Toc13557 2.1数字频率计概述  PAGEREF _Toc13557 5  HYPERLINK \l _Toc10419 2.2数字频率计的基本设计原理  PAGEREF _Toc10419 7  HYPERLINK \l _Toc14307 2.3测频专用模块功能描述及VHDL程序  PAGEREF _Toc14307 10  HYPERLINK \l _Toc20101 2.3.1基准脉冲信号产生模块  PAGEREF _Toc20101 10  HYPERLINK \l _Toc29628 2.3.2 测频时序控制电路模块  PAGEREF _Toc29628 13  HYPERLINK \l _Toc26549 2.3.3计数模块  PAGEREF _Toc26549 15  HYPERLINK \l _Toc17437 2.3.4锁存器模块  PAGEREF _Toc17437 18  HYPERLINK \l _Toc7260 2.3.5七段显示译码器  PAGEREF _Toc7260 20  HYPERLINK \l _Toc18410 2.3.6动态扫描显示模块  PAGEREF _Toc18410 22  HYPERLINK \l _Toc29267 2.3.7顶层文件设计  PAGEREF _Toc29267 25  HYPERLINK \l _Toc19982 3总结  PAGEREF _Toc19982 27  HYPERLINK \l _Toc17256 4致谢  PAGEREF _Toc17256 28  HYPERLINK \l _Toc15726 5参考文献  PAGEREF _Toc15726 29  HYPERLINK \l _Toc9742 6附录  PAGEREF _Toc9742 30  本科毕业论文(设计)  PAGE 3 摘 要 随着计算机技术超大规模集成电路EDA(Electronics Design Automation)技术的发展和可编程逻辑器件的广泛应用,传统的自下而上的数字电路设计方法、工具器件已远远落后于当今信息技术的发展。基于EDA技术和硬件描述语言的自上而下的设计技术正在承担起越来越多的数字系统设计任务。在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本论文采用自上向下的设计方法,基于VHDL硬件描述语言设计了一种数字频率计,并在Max+plusⅡ平台上进行了仿真。 关键词:EDA;VHDL;数字频率计;CPLD Abstrac

您可能关注的文档

文档评论(0)

店小二 + 关注
实名认证
文档贡献者

包含各种材料

1亿VIP精品文档

相关文档