湘潭大学计算机原理 实验四 多周期MIPS CPU +存储器实验预习报告.doc

湘潭大学计算机原理 实验四 多周期MIPS CPU +存储器实验预习报告.doc

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
湘潭大学计算机原理实验四多周期MIPSCPU存储器实验预习报告

实验四 多周期MIPS CPU +存储器实验 一.实验目的 1、深入理解MIPS—CPU指令系统的功能和工作原理; 2、掌握多周期CPU的工作原理和逻辑功能实现; 3、熟练掌握用Verilog HDL语言设计多周期存储器的方法; 4、熟练掌握对多周期存储器的仿真实验验证和硬件测试两种调试方法; 5、通过对多周期CPU的运行情况进行观察和分析,进一步加深理解。 二.实验设备 硬件:现代计算机组成原理实验系统(兼)Nios 32位嵌入式系统实验开发平台 EP1C12Q240 Core(TM)i3-3240  HYPERLINK mailto:CPU@3.40GHz CPU@3.40GHz 3.39GHz 1.91GB的内存 软件:QuartusII 13.0sp1 Microsoft Windows xp 三.实验内容 1、设计一个32位MIPS多周期CPU具体的要求如下: 至少运行下列的6类32条MIPS指令。 (1)算术逻辑指令and、sub、addi (2)逻辑运算指令and、0r、xor、 andi、 ori、xori (3)位移指令sll、srl、sra (4)条件分支指令beq、bne、 (5)无条件跳转指令j、jr (6)数据传送指令lw、sw 2.设计一个存储器 四.实验原理与步骤 实现上述原理框图根据功能将其分划分为控制单元(cunit)、执行单元(eunit)、指令单元(iunit)以及存储单元(munit)四大模块。 (1).控制单元(cunit)是多周期微处理器的核心控制微处理器取指令、指令译码和指令执行等工作。主要由指令译码器控制器(outputs control)、算术逻辑运算控制器(ALU control)两 个子模块组成。 (2).执行单元(eunit)主要由寄存器堆(registers)和算术逻辑单元(ALU)两个子模块组成。其中寄存器是微处理器最基本的元素MIPS系统的寄存器堆由32个32位寄存器组成而ALU则是微处理器的主要功能部件执行加、减、比较等算术运算和与、或、或非、异或等逻辑运算。指令单元(iunit)的作用是决定下一条指令的地址PC值。 (3).存储单元(munit)由存储器(memory)、指令寄存器(instruction register)和存储数据寄存 器(memory data register)组成。 五.实验源代码 寄存器元件代码: module regfile (rna,rnb,d,wn,we,clk,clrn,qa,qb); input [4:0] rna,rnb,wn; input [31:0] d; input we,clk,clrn; output [31:0] qa,qb; reg [31:0] register [1:31]; //r1-r31 assign qa = (rna == 0) ? 0 : register[rna]; //read assign qb = (rnb == 0) ? 0 : register[rnb]; //read always @ (posedge clk or negedge clrn) begin if (clrn == 0) begin //reset integer i; for (i=1; i32; i=i+1) register[i] = 0; end else begin if ((wn != 0) (we == 1)) //write register[wn] = d; end end endmodule 32位四选一选择器: module mux4x32 (a0,a1,a2,a3,s,y); input [31:0] a0,a1,a2,a3; input [1:0] s; output [31:0] y; function [31:0] select; input [31:0] a0,a1,a2,a3; input [1:0] s; case (s) 2b00: select = a0; 2b01: select = a1; 2b10: select = a2; 2b11: select = a3; endcase endfunction assign y = select (a0,a1,a2,a3,s); endmodule 5位二选一选择器: module mux2x5 (a0,a1,s,y); inpu

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档