数字电路复习题3.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路复习题3

数字电路复习题3. 一 填空题 (每空1分,共15分) 1 [19]10=[ 11010 ]Gray (假设字长为5bit) 2 若X=+1010,则[X]原=( ),[-X]补=( ),(假设字长为8bit) 3 [26.125]10=[ 1A.2 ]16=[000100100101 ]8421BCD 4 65进制的同步计数器至少有( 7 )个计数输出端。 5 用移位寄存器产列,至少需要( 3 )个触发器。 6 要使JK触发器按工作,则JK触发器的激励方程应写为(1,1 );如果用D触发器实现这一转换关系,则D触发器的激励方程应写为( Q’ )。 在最简状态分配中,若状态数为n,则所需的最小状态变量数应为([log2n] )。 有n个逻辑变量A,B,C….W,若这n个变量中含1的个数为奇数个,则这n个变量相异或的结果应为( 1 )。 一个256x4bit的ROM最多能实现( 4 )个( 8 )输入的组合逻辑函数。 一个EPROM有18条地址输入线,其内部存储单元有( 218 )个。 所示CMOS电路如图Fig.1,其实现的逻辑函数为F=( A NAND B (AB) ) (正逻辑)。 F A B T2 T1 T4 T3 +ED 二 判断题 (每问2分,共10分) 1 ( T )计数模为2n的扭环计数器所需的触发器为n个。 2 ( F )若逻辑方程AB=AC成立,则B=C成立。 3 ( F )一个逻辑函数的全部最小项之积恒等于1。 4 ( T )CMOS与非门的未用输入端应连在高电平上。 5 ( F )Mealy型时序电路的输出只与当前的外部输入有关。 Fig.1 三 (16分) 化简下列函数(共6分,每题3分) 1) 2) 解: (a) (b) 分析下图所示的同步时序电路(10分) 写出触发器的输入激励表达式,输出表达式和状态转换表(或状态转换图); 说明该电路实现什么功能? 000010001100010110011001100110101000110010111101解: (a) (b) X=0时,电路为四进制加法计数器; X=1时,电路为四进制减法计数器。 四 分析下图所示的组合逻辑电路(12分) 画出输出F对输入Z的定时关系图(假定输入X和Y都保持高电平,且???个门电路都有一个单位时间的延迟); 判定该电路是否存在有静态冒险问题,如果存在静态冒险,请消除它。 Z F 解: (a) 上图红线 (b) 存在冒险 X Z Y F 五 设计并实现一位全减器(12分) 电路实现D=A-B-C的功能,其中C是来自低位的借位信号,D是本位求得的差信号;电路还要产生向高位借位信号P。 采用门电路实现该减法器电路(写出逻辑函数表达式,不做图); 采用74x138译码器和少量的逻辑门实现该减法器电路(画出电路图)。 解: CBADP0000000110010110110010011101001100111111

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档