- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
03级计机组成原理本科期末试题A带答案(史岚)
PAGE
PAGE 5
总分一二三四五六七 ……………○……………密……………○……………封……………○…………线………………………………
学 院班 级学 号姓 名
东北大学考试试卷(A卷答案)
2004—2005 学年第 1 学期
课程名称:计算机组成原理
二、(10分)判断题(在每小题后的括号内答“对”或“错”。每小题1分)
一、(10分)填空题(答案请勿直接写在每小题的括号里,请答在本题下面空白处。每空1分)
┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄
冯·诺依曼机体系结构的主要思想是( )概念。
存储程序(并顺序执行)
为表示无符号数值0~128需要( )个二进制位。
8
设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数–27,寄存器内容为( )H。
E5
三级存储系统是指( )这三级。
Cache(高缓)-主存-辅存(外存)
建立高速缓冲存储器的理论依据是( )。
程序运行的局部性原理
硬布线控制器设计的基本思想是:某一微操作控制信号是指令译码输出、 ( )信号、状态条件(反馈)信号的函数。
时序
寄存器IR的作用是( )。
存放当前执行的指令
在微程序控制器中,时序信号常采用( )的二级体制。
节拍(电位)-脉冲
为实现中断,保护断点和现场一般使用( )。
堆栈
中断向量是指( )。
中断服务程序的入口地址(中断服务程序的PC及其PSW内容)
浮点数用规格化形式表示是为了扩大数值的表示范围。( 错 )
多体交叉存储器主要解决的问题是扩充主存储器的容量。( 错 )
EEPROM是允许用电擦除后重写的只读存储器。( 对 )
在取指令操作完成后,程序计数器PC中存放的是下一条顺序执行的指令的地址。( 对 )
控制存储器用来存放微程序和数据。( 错 )
中断系统是由软硬件结合实现的。( 对 )
Cache与主存统一编址,即主存空间的某一部分属于Cache。(错 )
取指令操作不受指令的操作码控制。( 对 )
双端口存储器之所以能高速读写,是因为采用了流水技术。( 错 )
因为DRAM是破坏性读出,必须不断地刷新。( 错 )
三、(20分)简要回答下列问题
3.(5分)指令和数据都在内存中,计算机如何区分某次访问内存取出的是指令还是数据?
答:主要由时序信号来区分——取指令机器周期取出来的是指令,而执行周期(其他机器周期)访存取出来的是数据。
进一步说,取出来的内容若送往控制器,则为指令;若送往执行部件则为数据。
(5分)什么是“中断响应”?中断周期完成的主要操作有哪些?
答:处理器从发现中断请求、终止现运行程序到调出中断服务程序的过程称为中断响应。
中断周期完成的主要操作:关中断,保护断点(PC和PSWR的内容入栈)和找到中断源(装入新的PC和PSWR)。
4.(5分)在微程序控制器中微程序计数器(μPC)可以用有计数功能(加1)的微地址寄存器(μAR)来代替。试问,程序计数器(PC)是否可以用有计数功能(加1)的存储器地址寄存器(MAR)来代替?为什么?
答:不可以。原因是:MAR除了存放指令地址外还用来存放数据地址;而微程序控制器中的μPC或μAR只是用来存放微指令的地址。
(5分)比较SRAM芯片与DRAM芯片的主要异同点。
答:DRAM芯片与SRAM芯片相同之处——都有存储体、地址译码驱动系统、I/O和读写控制电路几个部分作为芯片构成;
DRAM芯片与SRAM芯片不同之处——
(1)增加了刷新控制电路
(2)地址引脚复用——减少引线:
由RAS*和CAS*分时选择地址并锁存到芯片中;
(3)一般没有CS*信号;代之以RAS*和CAS*;
(4)在×1(例:16K ×1、256K×1等)的DRAM芯片中,数据线D常分为两个引脚:Din和Dout。
四、(12分)一个组相联Cache由64个存储块组成,主存由8192个存储块组成;每组包含4个块,每块由32个字组成,存储器按字编址。要求:
(1)求主存地址有多少位?Cache地址有多少位?其地址映射是几路组相联?
(2)计算主存地址格式中,区号、组号、组内块号和块内地址字段的位数各是多少。
解答:
(1)主存地址为18位,Cache地址为11
您可能关注的文档
最近下载
- 苏教版五年级下册数学计算题每日一练带答案(共30天).docx VIP
- 学校多媒体教室维护方案.docx VIP
- 人教版高中英语选择性必修一 UNIT 3 Period 3.ppt VIP
- PMCF-plan完整可编辑版.docx VIP
- 热力学统计物理课件【共317张PPT】.ppt VIP
- 公路工程地基处理手册_0062-0122.pdf VIP
- 部编人教版三年级上册语文全册说课稿.doc VIP
- 地方国有资本投资运营企业内部控制研究-以L企业为例.pdf VIP
- 动力电池使用维护与拆解技术:动力电池拆解技术PPT教学课件.pptx VIP
- 苏教版五年级下册数学计算题每日一练带答案(共20天).docx VIP
文档评论(0)