06级计机组成原理本科期末试题A带答案(史岚).docVIP

06级计机组成原理本科期末试题A带答案(史岚).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
06级计机组成原理本科期末试题A带答案(史岚)

PAGE  PAGE 7 总分一二三四五六七八  学 院班 级学 号姓 名史 岚 ……………○……………密……………○……………封……………○…………线……………………………… 东北大学考试试卷(A卷答案)          2008—2009学年第 一 学期 课程名称: 计算机组成原理 选择填空题(全部为单选,务必将答案 对应填在右面表格里)(每小题1分,共20分) ┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄ 得分 冯?诺依曼型计算机工作方式的基本特点是( )。 A.堆栈操作 B.按地址访问并顺序执行指令 C.多指令流、单数据流 D.存储器空间可以扩展 2.零的原码可以用以下( )来表示。 A B C D3.机器数80H表示的真值是–127,则它是( )。 A.原码 B.补码 C.反码 D.移码 4.DRAM刷新以( )为单位进行。 A.行 B.存储单元 C.存储体 D.块 5.某计算机字长为32位,存储器容量为8MB,若按字编址,其字地址范围是0到( )。 A.1M–1 B.2M–1 C.8M–1 D.16M–1 6.为了缩短指令中某个地址码的位数,而指令的执行时间又相对短,则有效的寻址方法是采用( )寻址。 A.立即数 B.直接 C.寄存器(直接) D.寄存器间接 7.根据指令系统的指令分类,无条件转移指令属于( )类型的指令。 A.数据运算 B.数据传输 C.输入/输出 D.程序控制 8.计算机指令操作所涉及到的数据不会取自( )。 A.寄存器 B.指令本身 C.控制存储器 D.主存 9.指令( )从主存中读出。 A.总是根据程序计数器(PC) B.有时根据(PC),有时根据转移指令 C.根据地址寄存器 D.有时根据(PC),有时根据地址寄存器 10.表示一个3位长的十进制数,至少需要无符号的二进制数( )位。 A.9 B.10 C.11 D.12 11.计算机主频的周期是指( )。 A.指令周期 B.机器周期 C.时钟周期 D.存取周期 12.在浮点机中( )是隐含的。 A.阶码 B.数符 C.尾数 D.基数 13.用八片74181和两片74182可组成( )。 A.组内并行进位、组间串行进位的32位ALU B.二级先行进位结构的32位ALU C.组内先行进位、组间先行进位的16位ALU D.三级先行进位结构的32位ALU 14.中断向量可提供( )。 A.被选中的设备的地址 B.传送数据的起始地址 C.中断服务程序的入口地址 D.主程序的断点地址 15.在统一编址方式下,下面的说法( )是对的。 A.一个具体地址只能对应输入输出设备 B..一个具体地址只能对应内存单元 C.一个具体地址既可能对应输入输出设备又可能对应内存单元 D.一个具体地址只对应I/O设备或只对应内存单元 16.总线接口的功能不包括( )。 A.匹配外设与主机的速度差异 B.实现数据格式的转换 C.交换主机与外设的状态信息 D.完成算术及逻辑运算 在包含DMA模块的系统中,一般情况下DMA访问主存的优先级和CPU访问主存的优先级哪一个高?为什么? 解答: 一般情况下,DMA和CPU同时访问主存时,DMA的优先级高。 主要原因在于DMA模块所连接的是高速外设,以数据块的方式与主存交换数据,若不及时处理,容易造成信息丢失。换言之,I/O访存有时间要求,前一个I/O数据必须在下一个访存请求到来前存取完毕。而对于CPU而言,只是延缓了一个存取周期而已。 17.在链式查询方式下,( )。 A.总线设备的优先级可变 B.越靠近总线控制器的设备优先级越高 C.各设备的优先级

文档评论(0)

tshanjyouy3 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档