第二讲可编程逻辑器件基础.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二讲可编程逻辑器件基础

第二讲 可编程逻辑器件基础; 概述; 可编程逻辑器件基础 ;说明;1.连接 ; 二.PLD的有关逻辑约定; 二.PLD的有关逻辑约定;4.或门;例题1;_;; 可编程元件 ;(3)EPROM(紫外线可擦除可编程只读存储器工艺 (4)EEPROM(电可擦除可编程只读存储器工艺) (5)SRAM(静态随机存储器工艺) 特点: a. Fuse、 Antifus、 EPROM、 EEPROM具有非易失性;而SRAM具有易失性,掉电后编程数据丢失,需外挂ROM。 b. Fuse、 Antifus只能一次性编程;而EPROM、 EEPROM、SRAM可多次编程(理论上一万次)。 c. EEPROM、SRAM可实现在系统编程。 ;可编程逻辑器件的发展;可编程逻辑器件的发展;PLD的分类及特点;PLD的分类及特点;PLD的分类及特点;CPLD 与 FPGA;复杂可编程逻辑器件CPLD;CPLD可分为三块结构 宏单元(Marocell) 可编程连线(PIA) I/O控制块 ;CPLD的内部结构(Product-Term);宏单元结构;工艺:CMOS-SRAM 擦除方式:与SRAM相同 基本结构:逻辑单元阵列结构(可编程) 特点:功耗低,集成度高(3万门/片), 信号传输时间不可预知;输入/输出模块(IOB):输入或输出可设置 可编程逻辑模块(CLB):含组合逻辑和触发器 互连资源(IR):金属线,可编程接点/开关 利用EPROM存放编程数据;输入/输出模块(IOB)逻辑原理 ;可配置逻辑模块(CLB) 性能特点 设计灵活性强,适用性广 传输延迟时间不定,速度低,保密性 ;查找表(Look-Up-Table)的原理;LUT实现原理;基于LUT的FPGA的结构 ;FPGA应用场合;ISP技术的特点;ISP技术的特点;ISP技术的特点;ISP逻辑器件系列;Altera公司支持SOPC的FPGA芯片

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档