- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
山东建筑大学课程设计说明书
PAGE
PAGE 2
PAGE \* MERGEFORMAT 0
基于EDA的智力抢答器的课程设计说明书
目录
摘要
TOC \o 1-3 \h \z \u 1、课程设计目的与要求 1
2、课程设计原理 1
课程设计内容 2
3.1软件整体设计 3
3.2总体设计电路 3
3.3模块设计和相应模块程序 4
3.3.1抢答鉴别模块 4
3.3.2计时模块7
3.3.3数据选择模块和译码模块9
3.3.4仿真及仿真结果分析11
结论与致谢 12
参考文献 13
附 录 14
摘 要
抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。当第一个人按下按键后,则在显示器上显示该组的号码,同时电路将其他各组按键封锁,使其不起作用。若抢答时间内无人抢答,警报器发出警报。回答完问题后,由主持人将所有按键恢复,重新开始下一轮抢答。
因此要完成抢答器的逻辑功能,该电路至少应包括抢答鉴别模块、计时模块、选择模块和报警模块组成。
关键词:抢答鉴别 封锁 计时 报警 Verilog HDL
PAGE 22
PAGE \* MERGEFORMAT 1
1、课程设计目的与要求
根据设计要求分析智力抢答器的功能,掌握设计中所涉及到抢答锁存;抢答计时;数据选择;译码显示、Verilog HDL语言的编程技术,阐明设计原理。
设计供4个代表队比赛用的智力抢答器,技术参数和设计要求:
(1)系统复位和抢答控制开关。由主持人控制。
(2) 复位后,主持人宣读试题,按下开始键,发动开始抢答命令,启动抢答限时计数器。若在按下开始按键前有人抢答,犯规电路将发出声光提示,显示犯规组号。
(3) 抢答器具有锁存与显示功能。在限时内,选手按动按钮,锁存相应的编号,并在LED数码管上显示。若限时到,则声光显示。
(4)抢答器具有定时抢答功能。如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。
课程设计原理
2.1功能分析
抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮无效;设置一个主持人“复位”按钮,主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,用LED数码管显示抢答组别,蜂鸣器发出2~3s的音响。
2.2设计思路
此设计问题可分为第一信号鉴别、锁存模块、答题计时电路模块、计分电路模块和扫描显示模块四个模块构成。
①此设计问题的关键是准确判断出第一抢答者并将其锁存,实现的方法可使用触发器或锁存器,在得到第一信号后将输入封锁,使其它组的抢答信号无效。
②形成第一抢答信号后,用编码、译码及数码显示电路显示第一抢答者的组别,用第一抢答信号控制一个具有2种工作频率交替变化的音频振荡器工作,推动扬声器发出2种笛音音响。
③计分电路采用十进制加减计数器、数码管显示,由于每次都是加减10分,所以个位始终为零,只要十位、百位进行加减运算即可。
其流程图如下:
K1
K2
K3
数码管片选信号
倒计时模块
数码管译码电路
蜂鸣器
同步信号
数码管
显示模块
锁存电路
按键1
按键2
转换 K4
图2.2 四路抢答器原理
3、 课程设计内容
3.1软件整体设计
开始抢答?
Y
答题时间到?
进行答题计时
已有人抢?
Y N
报警后,计时清零
抢答重新开始
N Y
判断是几号选手抢答,并将对应的LED灯点亮,蜂鸣提示。抢答时间计时内无人则重新开始。
图3.1 软件设计整体框架
3.2总体设计电路
3.3模块设计和相应模块程序
第一信号鉴别锁存模块的原理:
在得到第一信号后,准确判断出第一抢答者并将其锁存;
将输入端封锁,使其他组的抢答信号无效。
采用锁存器74175实现,如右图所示。
3.3.1抢答鉴别模块
信号锁存电路信号定义:
CLK:时钟信号;
K1、K2、K3、K4:抢答按钮信号;
out1、out2、out3、out4:抢答LED显示信号;
judge:裁判员抢答开始信号;
buzzout:示警输出信号;
flag:答题是否超时的标志;
module sel(clk,k1,k2,k3,k4,judg
您可能关注的文档
最近下载
- 草果栽培技术.ppt VIP
- 药物设计软件:Schrodinger二次开发_(16).Schrodinger插件开发与使用.docx VIP
- 浙江省9+1高中联盟2024-2025学年高二上学期11月期中考试物理试题(含答案).docx VIP
- 教育研究导论(宁虹主编)笔记.pdf VIP
- 药物设计软件:Schrodinger二次开发_(15).自定义分子力场与参数化.docx VIP
- 2019年高铁动车广告,高铁车身广告,高铁广告价格.pdf VIP
- 高考数学考点题型全归纳.pdf VIP
- 万华化学安全管理实践.pdf VIP
- 丹纳赫DBS管理系统.pptx VIP
- 金属焊接软件:SYSWELD二次开发_(6).焊接热源模型开发.docx VIP
文档评论(0)