- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理第六章运算方法选编
第6章 计算机的运算方法; 一、无符号数的表示;带符号的数 符号数字化的数; 对于正数,符号位为 0,其 数值为真值。;整数表示法;x = + 0.1101;原码表示法数学定义;小数; 原码的特点:; 对于正数,符号位为 0,其 数值为真值。;整数表示;(1)当补码符号位为1时,对应的真值符号位为负,数值位由补码数值位取反加1得到。;练习;整数;小数;解:;例 6.7;真值; 对于正数,符号位为 0,其 数值为真值。; 练习5 已知 x = - 1110,;(1)当反码符号位为1时,对应的真值符号位为负,数值位由反码数值位取反得到。;三种机器数的小结; 例6.11 ; 补码求相反数法则
根据补码求对应相反数的补码:将符号位和数值位一起,取反加1(适用于正数,也适用于负数)。
例1:已知 [x]补 = 0,1110 ,求[-x]补
;4. 移码表示法;(1) 移码定义(只对整数定义);(2) 移码和补码的比较;- 1 0 0 0 0 0; 当 x = 0 时;6.2 数的定点表示和浮点表示;注意问题:
数值位为n位的补码表示范围:
-2n , -(2n-1 ) ~ 2n-1 (整数)
-1, -(1 -2-n) ~ (1 -2-n) (小数)
数值位为n位的原码和反码表示范围:
-(2n-1) ~ 2n-1 (整数)
- (1 -2-n) ~ (1 -2-n) (小数)
;;将一个数字表示成 a×10的n次幂的形式,其中1≤|a|10,n为整数,这种记数方法叫科学记数法;二、浮点表示;1. 浮点数的表示形式;2. 浮点数的表示范围;3. 浮点数的规格化形式;例如:;例 6.13 将 + 写成二进制定点数、浮点数及在定点机和浮点机中的机器数形式。其中数值部分均取 10 位,数符取 1 位,浮点数阶码取 5 位(含1位阶符)。;x = – 111010;例6.15; 1) 当浮点数 尾数为 0 时,不论其阶码为何值
按机器零处理;四、IEEE 754 标准;e=-126~+127 (真值) E=e+127
E=1(0000 0001)~254(1111 1110)(移码)
表达的数据范围(绝对值):
最小值: e=-126,M=0(1.M=1)
十进制表达:2-126≈1.18×10-38
最大值: e=127,M=11…1(23个1)
1.M=1.11…1 (23个1) =2-2-23
十进制表达:(2-2-23)×2127
≈2×2127≈3.40×1038;178.125001
=(-1)0*1.0110010001*2+111
;*;*;④ X=(-1)s×1.M×2e =+(1.011011)×23
=+1011.011=(11.375)10;例2:真值20.59375,求32位单精度浮点数;6.3 定 点 运 算;2. 算术移位规则;例6.16;例6.17; – 6;4. 算术移位和逻辑移位的区别;二、加减法运算;2. 举例;例 6.20;3. 溢出判断;(2) 两位符号位判溢出;练习 1;三、乘法运算;四、除法运算;6.4 浮点四则运算;例如;3. 规格化;特例;(3) 左规(尾数相加绝对值得到小于0.5);(4) 右规(尾数相加绝对值得到大于1)
;4. 舍入;例 6.28;② 尾数求和;5. 溢出判断; 设机器数为补码,尾数为 规格化形式,并假
设阶符取 2 位,阶码的数值部分取 7 位,数符取
2 位,尾数取 n 位,则该 补码 在数轴上的表示为;Int x=-1;
Printf(“ x =%u=%d\n”, x, x);
Unsigned int m=2147483648
Printf(“ m=%u=%d\n”, m, m);
;例6.31 设机器字长16位,阶码5位(含1位阶符),基值为2,尾数11位(含1位数符)。对于两个阶码相等的数按补码浮点加法完成后,由于规格化操作可能出现的最大误差的绝对值是多少?;一、ALU 电路;;;*;*;*;*;*;SW1 Micro swich;I8 I7 I6;;;SST;SSH SCI;二、快速进位链;2. 串行进位链;3. 并行进位链;≥1; n 位全加器分若干小组,小组中的进位同时产生,
小组与小组之间采用串行进位;(2) 双重分组跳跃进位
文档评论(0)