5章节存储系统.pptVIP

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5章节存储系统

第5章 存储系统;本章主要内容;5.1 概 述;微型机的存储系统;微型机的存储系统;存储器的层次结构;两大类——内存、外存;半导体存储器 ;内存储器的分类;随机存取存储器(RAM);只读存储器(ROM);存储器的主要技术指标;5.2 随机存取存储器;一、静态存储器SRAM;典型SRAM芯片;SRAM 6264芯片;6264芯片的主要引线;6264的工作过程;6264芯片与系统的连接;译码电路;全地址译码;全地址译码例;部分地址译码;部分地址译码例;应用举例;74LS138的真值表:(注意:输出低电平有效) 可以看出,当译码允许信号有效时,Yi是输入A、B、C的函数,即 Y=f(A,B,C);应用举例(续):;二、动态随机存储器DRAM;常见DRAM的种类: SDRAM(Synchronous DRAM)——它在1个CPU时钟周期内可完成数据的访问和刷新,即可与CPU的时钟同步工作。SDRAM的工作频率目前最大可达150MHz,存取时间约为5~10ns,最大数据率为150MB/s,是当前微机中流行的标准内存类型。 RDRAM(Rambus DRAM)——是由Rambus公司所开发的高速DRAM。其最大数据率可达1.6GB/s。 DDR DRAM(Double Data Rate DRAM)——是对SDRAM的改进,它在时钟的上升沿和下降沿都可以传送数据,其数据率可达200-800 MB/s。主要应用在主板和高速显示卡上。 RAM的3个特性: 1)可读可写,非破坏性读出,写入时覆盖原内容。 2)随机存取,存取任一单元所需的时间相同。 3)易失性(或挥发性)。当断电后,存储器中的内容立即消失。;典型DRAM芯片2164A;主要引线;工作原理;刷新;2164A在系统中的连接 ;三、存储器扩展技术;位扩展;位扩展例;位扩展方法: 将每片的地址线、控制线并联,数据线分别引出。 位扩展特点: 存储器的单元数不变,位数增加。 ;字扩展;字扩展例;字位扩展;字位扩展例;8088系统中存储器的连接使用方法;8088系统中存储器连接涉及到的总线信号包括: 地址线A19-A0 数据线D7-D0 存储器读信号MEMR# 存储器写信号MEMW# 需要考虑的存储芯片引脚 地址线An-1-A0:接地址总线的An-1-A0 数据线D7-D0:接数据总线的D7-D0 片选信号CS#(CE#) (可能有多根):接地址译码器的片选输出 输出允许OE#(有时也称为读出允许) :接MEMR# 写入允许WE#:接MEMW#;*补充:8086的16位存储器接口;*8086的16位存储器接口;*8086的16位存储器接口;1)独立的存储体译码器;2)独立的存储体写选通;5.3 只读存储器(ROM);一、EPROM;EPROM 2764;2764的工作方式;二、EEPROM( E2PROM );典型E2PROM芯片98C64A;工作方式;E2PROM的应用;四、闪速E2PROM;工作方式;5.4 高速缓存(Cache);1)为什么需要高速缓存?;2)工作原理;DB;取指令、数据时先到CACHE中查找: 找到(称为命中)——直接取出使用; 没找到——到RAM中取,并同时存放到CACHE中,以备下次使用。 只要命中率相当高,就可以大大提高CPU的运行效率,减少等待。现代计算机中CACHE的命中率都在90%以上。 命中率影响系统的平均存取速度 系统的平均存取速度≈ Cache存取速度×命中率+RAM存取速度×不命中率;例如:RAM的存取时间为8ns,CACHE的存取时间为1ns,CACHE的命中率为90%。则存储器整体访问时间由没有CACHE的8ns减少为: 1ns×90% + 8ns×10% = 1.7ns 速度提高了近4倍。 在一定的范围内,Cache越大,命中率就越高,但相应成本也相应提高 Cache与内存的空间比一般为1?128 ;*Cache系统有三个需要解决的主要问题:;不命中时如何替换Cache内容 有以下几种替换算法: 随机替换 先进先出FIFO 最近最少使用LRU(Least Recently Used) 最久没有使用LFU(Least Frequently Used) Cache与主存的一致性 两种常用的更新算法: 写穿式(WT,Write Through)——同时更新 回写式(WB,Write Back)——仅当替换时才更新主存;*Cache的读写操作;写穿式(Write Through);回写式(Write Back);贯穿读出式;旁路读出式;3)PC机中的CACHE 一般有两级CACHE(有的具有三级) L1 CACHE——容量一般为8KB~64KB L2 CACHE——容量一般为128KB~2M

文档评论(0)

sheppha + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5134022301000003

1亿VIP精品文档

相关文档