数字电路与逻辑设计第六章1120中规模计数器的级联.pptVIP

数字电路与逻辑设计第六章1120中规模计数器的级联.ppt

  1. 1、本文档共64页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路与逻辑设计第六章1120中规模计数器的级联

M=12; N M 的实现方法:; N M 的实现方法:; 中规模计数器的级联;3、双时钟4位二进制同步可逆计数器 74LS193 ;减计数;集成计数器; 四位二进制可逆计数器—CT74193 ;4. 异步十进制计数器——74xx290 ;异步计数器相关连接;(1)74LS290的功能;74xx290的功能表;例 1:采用CT74290 设计M=6计数器;例 2:采用CT74290 设计M=7计数器;例 3:用CT74290 设计M=10计数器;三、 寄存器,移位寄存器。 寄存器是一种常用的时序逻辑电路,用来存储多位二进 制代码。这些代码可以是数据,指令,地址或其他信 息。由于一个触发器只能存放一位二进制代码,因此, 用n个触发器和一些起控制作用的门电路,可以组成 n位寄存器。 按功能划分,寄存器可分为: 数码寄存器 移位寄存器 1 、 数码寄存器; ;; 、移位寄存器 移位寄存器是一个同步时序电路,除具有存放数 码的功能外,还具有将数码移位的功能,即在时钟CP 作用下,能够把寄存器中存放的数码依次左移或右移。;⑴ 下图为由4个D触发器构成的4位左移的移位寄存器 由图可见:Q1n+1=VI, Q2n+1=Q1n Q3n+1=Q2n,Q4n+1=Q3n;⑵ 双向寄存器 同时具有左移和右移的功能,是左移还是右移取决于 移存控制信号M。 如图所示 由图可写出各级D触发器的状态转移方程: Q4n+1=AM+MQ3n 其中,A为右移输入数码 Q3n+1=MQ4n+MQ2n B为左移输入数码 Q2n+1=MQ3n+MQ1n Q1n+1=MQ2n+MB ; 当M=1时, Q4n+1=A Q3n+1=Q4n Q2n+1=Q3n Q1n+1=Q2n 因此,在移存脉冲CP作用下,实现右移移位寄存功能。 当M=0时, Q4n+1=Q3n Q3n+1=Q2n Q2n+1=Q1n Q1n+1=B 因此,在移存脉冲CP作用下,实现左移移位寄存功能。; 所以在双向移位寄存器中,我们可通过控制M的取 值来完成左右移功能。在上例中, M=1时,完成右移功能; M=0时,完成左移功能。;移位寄存器的逻辑功能: 既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动; 实现数码串—并行转换 通常信息在线路上的传递是串行传送,而终 端的输入或输出往往是并行的,因而需对信号进行 串—并行转换或并—串转换。;移位寄存器的应用;;1D CI ;分析:假设串行输入的数码为10011(左边先入); 波形: ;B 并行转换为串行(输入是并行,输出是串行) 组成: 右移移位寄存器和输入电路 分析:由于是D触发器,有Qn+1=D 由于D1=MD11=MD11,D2=…… 因此在移存脉冲作用下,状态转移方程为: Q1n+1=MD11, Q2n+1=MD12 + Q1n Q3n+1=MD13 + Q2n, Q4n+1=MD14 + Q3n Q5n+1=MD15 + Q4n ; 工作时: (1) RD

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档