数字电子技术第六章时序逻辑电路分析与设计【2011.11.pptVIP

数字电子技术第六章时序逻辑电路分析与设计【2011.11.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术第六章时序逻辑电路分析与设计【2011.11

按输出方式分类: 米里型:时序电路的输出状态与输入和现态有关的电路称为米里型 莫尔型:输出状态只与现态有关的电路,称为莫尔型。 逻辑图修改后具有自启动功能。 自启动? 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 0 0 0 1 0 0 0 1 0 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 0 0 Y 输出 次态 现态 000 001 011 111 110 100 0 0 0 0 1 010 101 0 无效状态 1 0 自启动 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 0 0 0 1 0 0 0 1 0 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 0 0 Y 输出 次态 现态 000 001 011 111 110 100 0 0 0 1 010 101 0 1 无效状态 1 0 0 Y Q1 Q1 Q2 Q2 C1 1K 1J C1 1K 1J C1 1K Q0 Q0 FF0 FF1 FF2 CP 1J 1J 判断电路的逻辑功能。 Qn 1 1 1 0 1 0 1 0 Qn 0 0 Qn+1 K J C SD Q0 Q1 Q2 1 0 1 0 1 0 1 0 1 1 1 0 0 1 1 0 0 1 1 1 1 1 0 0 0 0 1 电路功能: 3位二进制减法计数器 前两级输出都为0时,状态翻转,否则维持原态。 驱动方程 例3 前级输出为0时,状态翻转,否则维持原态。 异步时序电路,时钟方程: 例4 D触发器的特性方程: 驱动方程: 将各触发器的驱动方程代入,即得电路的状态方程: Q0 CP Q1 Q2 由状态图可以看出,在时钟脉冲CP的作用下,电路的8个状态按递减规律循环变化,即: 000→111→110→101→100→011→010→001→000→… 电路具有递减计数功能,是一个3位二进制异步减法计数器。 076543210 6.4 时序逻辑电路的设计方法 设计步骤: 设计要求 原始 状态图 最简 状态图 画电路图 启动检查 1 2 4 列时钟、输出、状态、驱动方程 5 二进制状态表 3 状态化简 状态分配 触发器 选型 1. 建立原始状态图和原始状态表 根据设计命题要求初步画出的状态图,称为原始状态图,它们可能包含多余状态。从文字描述的命题到原始状态图的建立往往没有明显的规律可循,因此,在时序电路设计中这是较关键的一步。 画原始状态图和原始状态表一般按下列步骤进行: ① 分析题意, 确定输入、 输出变量。  ② 设置状态。 首先确定有多少种信息需要记忆, 然后对每一种需要记忆的信息设置一个状态并用字母表示。  ③ 确定状态之间的转换关系, 画出原始状态图, 列出原始状态表。 2. 状态化简 在建立原始状态图和原始状态表时,将重点放在正确地反映设计要求上,因而往往可能会多设置一些状态,但状态数目的多少将直接影响到所需触发器的个数。对于具有M个状态的时序电路来说, 所需触发器的个数n由下式决定: 可见,状态数目减少会使触发器的数目减少并简化电路。因此,状态简化的目的就是要消去多余状态,以得到最简状态图和最简状态表。 状态的等价 设Si 和Sj 是原始状态表中的两个状态,若分别以Si 和Sj 为初始状态,加入任意的输入序列,电路均产生相同的输出序列,且都向同一个次态转换,即两个状态的转移效果相同,则称Si 和Sj 是等价状态或等价状态对,记作[Si Sj]。凡是相互等价的状态都可以合并成一个状态。 第一,在相同的输入条件下都有相同的输出。 第二,在相同的输入条件下次态也等价。 3. 状态分配 状态分配是指将状态表中每一个字符表示的状态赋以适当的二进制代码,得到代码形式的状态表(二进制状态表),以便求出激励函数和输出函数, 最后完成时序电路的设计。 状态分配合适与否,虽然不影响触发器的级数,但对所设计的时序电路的复杂程度有一定的影响。然而,要得到最佳分配方案是很困难的。这首先是因为编码的方案太多,如果触发器的个数为n,实际状态数为M,则一共有2n种不同代码。 例1 试用JK触发器完成“111”序列检测器的设计。 解: 确定输入变量和输出变量。 设该电路的输入变量为X, 代表输入串行序列,输出变量为Z,表示检测

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档