DSP复习资-料.doc3.docVIP

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP复习资-料.doc3

DSP复习资料 第一章 绪论 1.掌握DSP的概念 ☉DSP(Digital Signal Processing)数字信号处理的理论和方法。 ☉DSP(Digital Signal Processor)用于数字信号处理的可编程微处理器。 ☉DSP技术(Digital Signal Process)是利用专门或通用数字信号处理芯片,通过数字计算的方法对信号进处理的方法与技术。 2.DSP的实现方法 1)PC机软件实现 2) PC机+专用处理机 3) 通用单片机(51、96系列等) 4)专用DSP芯片 5)通用可编程DSP芯片 注:我们现在通常用的是(5) 3.名词解释或问答 冯?诺依曼结构:以奔腾为代表的通用微处理器,其程序代码和数据共用一个公共的程序存储空间和单一的地址与数据总线,取指令和取操作数只能分时进行,这样的结构成为冯?诺依曼结构。 哈佛结构: 程序代码和数据的存储空间分开,各有自己的地址总线与数据总线这就是所谓的哈佛结构。 改进的哈佛结构:在哈佛结构的基础上加以改进,使得程序代码和数据存储空间之间也可以进行数据的传送,称为改进的哈佛结构。 流水线技术: DSP处理器流水线技术是将各指令的各个步骤重叠起来执行,而不是一条指令执行完成之后,才开始执行下一条指令。 MIPS(millions of Instructions Per Second,每秒执行百万条指令) 4.DSP芯片的分类 (1) 按用途分类:通用型DSP芯片(本课程主要讨论的芯片) 专用型DSP芯片 (2) 按数据格式分:定点DSP 浮点DSP 5. TI公司常用的DSP芯片可以归纳为三大系列: ? TMS320C2000系列:TMS320C2xx/C24x/C28x等; ? TMS320C5000系列:TMS320C54x/C55x等; ? TMS320C6000系列:TMS320C62x/C67x/C64x。 注:掌握每个系列的主要用途: ? C2000系列DSP芯片价格低,具有较高的性能和适用于数字化控制领域的功能。因此在工业自动化、电动机控制、家用电器和消费电子等领域得到广泛应用。 ?C5000系列DSP芯片包括C54x和C55x两大类 C54x:16位定点DSP,适应远程通信等实时嵌入式应用的需要。 C55x:C55x非常适合个人的和便携式的应用,以及数字通信设施的应用。 ?C6000系列主要应用:(1)数字通信 (2)图像处理 6.DSP系统设计过程(要求会画图) 7.DSP芯片的选择(考虑因素)掌握 (1)DSP芯片的运算速度 (2)DSP芯片的运算精度 (3)片内硬件资源 (4)DSP芯片的功耗及价格 (5)DSP芯片的开发工具 (6)其他因素:? 封装的形式 ? 质量标准 ? 供货情况 ? 生命周期 第二章 TMS320C54x的硬件结构 1. TMS320C54x内部结构(3大块) (1)CPU: 包括算术逻辑运算单元(ALU)、乘法器、累加器、移位寄存器、各种专门用途的寄存器、地址生成器及内部总线。 (2)存储器系统: (3)片内外设与专用硬件电路 2. TMS320C54x的CPU部分 ? 先进的多总线结构(1条程序总线、3条数据总线和4条地址总线)。 ? 40位算术逻辑运算单元(ALU),包括1个40位桶形移位寄存器和2个独立的40位累加器。 ? 17×17位并行乘法器,与40位专用加法器相连,用于非流水线式单周期乘法/累加(MAC)运算。 ? 比较、选择、存储单元(CSSU):用于加法/比较选择。 ? 指数编码器:可以在单个周期内计算40位累加器中数值的指数。 ? 双地址生成器:包括8个辅助寄存器和2个辅助寄存器算术运算单元(ARAU)。 3.存储器系统: ? 192 K字可寻址存储空间:64 K字程序存储空间、64 K字数据存储空间及64 K字I/O空间 ? DARAM片内双寻址RAM ? SARAM片内单寻址RAM 4. 总 线 结 构 TMS320C54X总线结构是围绕8组16比特总线建立的。 ☉一组程序总线PB:传送从程序存储器来的指令代码和立即数 ☉三组数据总线:(CB、DB):传送

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档