实验1门电路功能测试和组合逻辑电路设计.docVIP

  • 48
  • 0
  • 约1.76千字
  • 约 9页
  • 2017-06-09 发布于北京
  • 举报

实验1门电路功能测试和组合逻辑电路设计.doc

实验1门电路功能测试和组合逻辑电路设计

实验1门电路功能测试及组合逻辑电路设计 1 实验目的 (1)掌握常用门电路的逻辑功能及测试方法。 (2)掌握用小规模集成电路设计组合逻辑电路的方法。 2实验仪器设备与主要器件 数字电路实验箱一个; 电压源一台; 双踪示波器一台; 74LS00(四2输入与非门)一片; 74LS10(三3输入与非门)一片; 74LS04(六反相器)一片。 3实验原理 静态逻辑功能测试 静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。实验时,可将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观察输出电平是否符合表1的与非门真值表。测试电路如图1所示。实验输入端AB输入的高低电平由数字电路实验箱中逻辑电平产生电路。输出F可直接插至逻辑电平指示电路的某一路进行显示。 图1 表1 74LS00与非门真值表    A    B F    0    0    1    0    1    1    1    0      1    1    1    0 动态逻辑功能测试 动态逻辑功能测试输入信号波形和电路图如图2及图3所示。

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档