- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子综合实验Ⅱ----电子计时器电路设计精要
电工电子综合实验(II)实验报告电子计时器电路设计班级:学号:姓名:指导老师:目录实验目的……………………………………………………3实验要求……………………………………………………3实验内容……………………………………………………3实验器件……………………………………………………4元器件引脚图及功能表……………………………………4实验原理……………………………………………………9 1. 总电路工作原理简介………………………………………92.分电路原理及设计过程………………………………………10(1)脉冲发生电路………………………………………10(2)计时电路……………………………………………12(3)译码显示电路………………………………………14(4)校分电路……………………………………………16(5)清零电路……………………………………………17(6)整点报时电路………………………………………18实验总逻辑电路图………………………………………21创新设计及实验总结……………………………………22一、实验目的1.掌握电子计时器电路的工作原理和设计方法2.学会把整体电路模块单元化,掌握单元电路间的模块组合设计3.在实验室对设计的电路进行检验,并提高相应的动手实践能力二、实验要求本实验要求设计一个多功能电子数字计时器,电子计时器电路主要由脉冲发生电路、计时电路、译码显示电路、清零电路、校分电路和报时电路几个部分组成,采用集成芯片控制,在设计时采取模块划分部设计。设计完成后具有从0分00秒至59分59秒的计时功能,并在控制电路的作用下,具有开机清零、任意时刻控制清零、停秒校分和报时的功能。三、实验内容1. 应用CD4511BCD码译码器﹑LED双字共阴显示器﹑300Ω限流电阻设计﹑安装调试四位BCD译码显示电路实现译码显示功能。2. 应用NE555时基电路、3KΩ、1KΩ电阻、0·047uF电容和CD4040计数分频器设计,安装,调试秒脉冲发生器电路(输出四种矩形波频率 f1=1HZ f2=2HZ f3≈500Hz f4≈1000Hz)。 3. 应用CD4518BCD码计数器、门电路,设计、安装、实现00′00″---59′59″时钟加法计数器电路。4. 应用门电路,触发器电路设计,安装,调试校分电路且实现校分时停秒功能(校分时F2=2Hz)。设计安装任意时刻清零电路。5. 应用门电路设计、安装、调试报时电路59′53″,59′55″,59′57″低声报时(频率f3≈500Hz),59′59″高声报时(频率f4≈1000Hz)。整点报时电路。H=59′53″·f3+59′55″·f3+59′57″·f3+59′59″·f46.联接试验内容1.—5.各项功能电路,实现电子计时器整点计时﹑报时、校分、清零电路功能。要求:设计正确、布局合理、排线整齐、功能齐全。名称型号数量2输入与非门74LS003片4输入与门74LS212片4输入与非门74LS201片D触发器74LS741片BCD码十进制计数器CD45182片译码器CD45114片分频器CD40401片多谐振荡器NE5551片电容0.047uF1个电阻1KΩ1个3KΩ1个300Ω28个LED双字共阴显示器共阴极(5V)2个剥线钳1个万用表1个面包板1个导线若干四、实验器件五、元器件引脚图及功能表1. 74LS00 (2输入与非门)图1. 74LS00引脚布局图表1. 74LS00逻辑功能表输入输出ABQ0010111011102. 74LS21 (4输入与门)图2. 74LS21引脚布局图表2. 74S21逻辑功能表输入输出ABCDQ0XXX0X0XX0XX0X0XX 74LS20 (4输入与非门)图3. 74LS20引脚布局图表3. 74S20逻辑功能表输入输出ABCDQ0XXX1X0XX1XX0X1XX 74LS74(D触发器)图4. 74LS74引脚布局图表4. 74LS74逻辑功能表输入输出功能CPDQ清零X01X01置“1”X10X10送“0”↑110O1送“1”↑11110保持O11X保持不允许X00X不确定5. CD4518(BCD码十进制计数器)图5. CD4518引脚布局图表5. CD4518逻辑功能表功能输入输出CRCPENQDQCQBQA清零1××0000计数0↑1BCD码加法计数保持0↑0保持计数00↓BCD码加法计数保持01↓保持6. CD4511(译码器)图6. CD4511引脚布局图表6. CD4511逻辑功能表功能输入输出 LED C B Aa b c d e f
文档评论(0)