- 1、本文档共167页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 时序逻辑电路精要
数字电子技术;时序逻辑电路;时序逻辑电路;1 触发器;触发器是构成时序逻辑电路的基本逻辑部件。
? 它有两个稳定的状态:0状态和1状态;
? 在不同的输入情况下,它可以被置成0状态或1状态;
? 当输入信号消失后,所置成的状态能够保持不变。;1.1 基本RS触发器;工作原理;0;1;0;特性表(真值表);次态Qn+1的卡诺图;状态图;波形图;基本RS触发器的特点;集成基本RS触发器;1.2 同步触发器;特性表;主要特点;2、同步JK触发器;特性表;状态图;3、同步D触发器(D锁存器);状态图;集成同步D触发器;1.3 主从触发器;0;逻辑符号;2、主从JK触发器;特性表;电路特点;带清零端和预置端的主从JK触发器;带清零端和预置端的主从JK触发器的逻辑符号;集成主从JK触发器;与输入主从JK触发器的逻辑符号;3.1.4 边沿触发器;下降沿时刻有效;逻辑符号;集成边沿D触发器;2、边沿JK触发器;边沿JK触发器的逻辑符号;集???边沿JK触发器;3.1.5 不同类型触发器之间的转换;1、将JK触发器转换为RS、D、T和T'触发器;比较,得:;JK触发器→D触发器;JK触发器→T触发器;T触发器特性方程:;状态图;JK触发器→T'触发器;T '触发器特性方程:;状态图;2、将D触发器转换为JK、T和T'触发器;D触发器→T触发器;D触发器→T'触发器;本节小结:;2 时序逻辑电路的分析与设计方法;2.1 时序逻辑电路概述;2、时序电路逻辑功能的表示方法;3、时序电路的分类;电路图;例;2;3;4;5;例;2;3;4;例;2;3;4;设计要求;例;4;状态方程;比较,得驱动方程:;检查电路能否自启动;例;次态卡诺图;;电路图;本节小结:;3 计数器;在数字电路中,能够记忆输入脉冲个数的电路称为计数器。;3.1 二进制计数器;时序图;电路图;3位二进制同步减法计数器;时序图;电路图;3位二进制同步可逆计数器;电路图;4位集成二进制同步加法计数器74LS161/163;双4位集成二进制同步加法计数器CC4520;4位集成二进制同步可逆计数器74LS191;4位集成二进制同步可逆计数器74LS193;2、二进制异步计数器;时钟方程:;3个JK触发器都是在需要翻转时就有下降沿,不需要翻转时没有下降沿,所以3个触发器都应接成T'型。;3位二进制异步减法计数器;时钟方程:;3个JK触发器都是在需要翻转时就有下降沿,不需要翻转时没有下降沿,所以3个触发器都应接成T'型。;二进制异步计数器级间连接规律;4位集成二进制异步加法计数器74LS197;选用4个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2 、FF3表示。;状态方程;电路图;十进制同步减法计数器;状态方程;比较,得驱动方程:;十进制同步可逆计数器;选用4个CP上升沿触发的D触发器,分别用FF0、FF1、FF2 、FF3表示。;时序图;状态方程;比较,得驱动方程:;十进制异步减法计数器;时序图;状态方程;比较,得驱动方程:;集成十进制异步计数器74LS90;3.3 N进制计数器;用74LS163来构成一个十二进制计数器。(清零、置数均采用同步方式)
(1)写出状态SN-1的二进制代码。;用74LS197来构成一个十二进制计数器。(清零、置数均采用异步)
(1)写出状态SN的二进制代码。;用74LS161来构成一个十二进制计数器。;3、提高归零可靠性的方法;;4、计数器容量的扩展;60进制计数器;同步计数器有进位或借位输出端,可以选择合适的进位或借位输出信号来驱动下一级计数器计数。同步计数器级联的方式有两种,一种级间采用串行进位方式,即异步方式,这种方式是将低位计数器的进位输出直接作为高位计数器的时钟脉冲,异步方式的速度较慢。另一种级间采用并行进位方式,即同步方式,这种方式一般是把各计数器的CP端连在一起接统一的时钟脉冲,而低位计数器的进位输出送高位计数器的计数控制端。;12位二进制计数器(快速计数方式);本节小结:;4 寄存器;在数字电路中,用来存放二进制数据或代码的电路称为寄存器。;4.1 基本寄存器;2、双拍工作方式基本寄存器;4.2 移位寄存器;;;;单向移位寄存器具有以下主要特点:
(1)单向移位寄存器中的数码,在CP脉冲操作下,可以依次右移或左移。
(2)n位单向移位寄存器可以寄存n位二进制代码。n个CP脉冲即可完成串行输入工作,此后可从Q0~Qn-1端获得并行的n位二进制数码,再用n个CP脉冲又可实现串行输出操作。
(3)若串行输入端状态为0,则n个CP脉冲后,寄存器便被清零。;2、双向移位寄存器;3、集成双向移位寄存器74LS194;4.3 寄存器的应用;能自启动的4位环形计数器;由74LS194构成的能自启动的4位
您可能关注的文档
最近下载
- 读书分享课件《美丽新世界》-奥尔德斯·赫胥黎.pptx
- 2024年秋新外研版英语三年级上册课件 Unit 5 第3课时(Speed up).pptx
- (精华版)国家开放大学电大《商法》机考第五套真题题库及答案.pdf VIP
- 全国劳模大国工匠潘从明的事迹党课课件.pptx VIP
- 纪检监察科技信息中心(办案点)建设工程项目可行性研究报告.doc VIP
- 人教版六年级数学上册第五单元圆的面积专项卷附答案 .pdf
- 13套题,必过,阿坝州拟任科级领导干部任职资格政治理论考试题汇总.pdf
- 银行重大市场风险应急管理办法(试行)模版.pdf VIP
- 2022年高考真题——语文(北京卷) .pdf VIP
- 养生养老行业新媒体营销策划方案.pptx
文档评论(0)