- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
西北工业大学数电实验报告三quartus精要
实验三: 基于Quartus II的硬件描述语言电路设计
班 级:
姓 名:
学 号:
同组人员:
目录
一、实验要求 2
二、实验内容 4
要求1:用VHDL语言实现异或门 4
a)用VHDL语言编写代码: 4
b)仿真: 4
c)下载到DEO板子上验证 4
a)用VHDL语言编写实验代码: 5
b)仿真 5
c)下载到DE0板子上验证 6
要求:3:四位二进制数加减计数器 6
a)用VHDL语言编写的程序代码如下: 6
b)仿真结果如下: 7
要求4:占空比 50%的 5M 和 50M分频器。 7
a)用VHDL语言编写的程序代码如下: 7
b)电路框图如下: 8
c)下载到DE0板子上验证 8
拓展部分:原理图法实现0-F自动循环显示 8
a)分别生成要求2,3,4所做程序对应的原理图如下: 8
b)将要求2,3,4的VHDL文件插入拓展工程文件里并绘制原理图 9
c)下载到DE0板子上验证, 9
一、实验要求
要求 1:学习并掌握硬件描述语言(VHDL 或 Verilog HDL);熟悉门电路的逻辑功能,并用硬件描述语言实现门电路的设计。参考“参考内容 1”中给出的与门源程序,编写一个异或门逻辑电路。1)用 QuartusII 波形仿真验证;2)下载到DE0 开发板验证。
要求 2:熟悉中规模器件译码器的逻辑功能,用硬件描述语言实现其设计。参考“参考内容 2”中给出的将 8421BCD 码转换成 0-9 的七段码译码器源程序,编写一个将二进制码转换成 0-F 的七段码译码器。 1)用 QuartusII 波形仿真验证; 2)下载到 DE0 开发板,利用开发板上的数码管验证。
要求 3: 熟悉时序电路计数器的逻辑功能,用硬件描述语言实现其设计。参考“参考内容 3”中给出的四位二进制加减计数器的源程序,编写一个计数器。1)用QuartusII 波形仿真验证;2)下载到 DE0 开发板验证。
要求 4:熟悉分频电路的逻辑功能,并用硬件描述语言实现其设计。参考“参考内容 4”中给出的 50M 分频器的源程序,编写一个能实现占空比 50%的 5M 和 50M分频器即两个输出,输出信号频率分别为 10Hz 和 1Hz。1)下载到 DE0 开发板验证。(提示:利用 DE0 板上已有的 50M 晶振作为输入信号,通过开发板上两个的LED 灯观察输出信号)。电路框图如下:
扩展内容: 利用已经实现的 VHDL 模块文件,采用原理图方法,实现 0-F 计数自动循环显示,频率 10Hz。(提示:如何将 VHDL 模块文件在逻辑原理图中应用,参考参考内容 5)
注:每组的实验结果必须接受实验老师登记验收,回答实验老师根据所涉及电路的提问。
二、实验内容
要求1:用VHDL语言实现异或门
a)用VHDL语言编写代码:
b)仿真:
仿真结果如下:
c)下载到DEO板子上验证
下载到DE0开发板上验证,可以实现异或门功能。引脚设置如下:
要求2:二进制码转换成 0-F 的七段码译码器
a)用VHDL语言编写实验代码:
b)仿真
仿真结果如下:
c)下载到DE0板子上验证
引脚设置如下,可以实现七段码管显示二进制数功能。
要求:3:四位二进制数加减计数器
a)用VHDL语言编写的程序代码如下:
b)仿真结果如下:
(注:当qw高电平时加法计数,qw为低电平时减法计数)
要求4:占空比 50%的 5M 和 50M分频器。
a)用VHDL语言编写的程序代码如下:
b)电路框图如下:
c)下载到DE0板子上验证
引脚设置如下。当AS为高电平时LED灯1HZ闪烁,当AS为低电平时LED灯10HZ闪烁。
拓展部分:原理图法实现0-F自动循环显示
(频率可在1H与10HZ之间切换,加减可切换。)
a)分别生成要求2,3,4所做程序对应的原理图如下:
要求2:
要求3:
要求4:
b)将要求2,3,4的VHDL文件插入拓展工程文件里并绘制原理图
如下:
c)下载到DE0板子上验证,
引脚设置如下。
当qw高电平时加法计数即0-F,qw为低电平时减法计数即F-0;
当AS为高电平时频率为1HZ,当AS为低电平时频率为10HZ。
9
您可能关注的文档
最近下载
- 安科瑞多功能电能表485通讯.docx VIP
- 第4课《社会主义基本经济制度》第三框教案.docx VIP
- 高二主题班会开学第一课高中秋季开学指南.pptx VIP
- 第4课 社会主义基本经济制度.pptx VIP
- 23CJ87-1 采光、通风、消防排烟天窗(一)参考图集.docx VIP
- 中考语文二轮复习讲练测(全国通用)专题15议论文阅读(二)(测试)(原卷版+解析).docx VIP
- 中国特色社会主义第一章第三节中国特色社会主义进入新时代教案.docx VIP
- 三年级语文下册《识字表》田字格字帖.pdf VIP
- 中国养老产业发展白皮书.pdf VIP
- 第一章中国特色社会主义进入新时代.ppt VIP
文档评论(0)