十分钟学会Xilinx FPGA设计.pdfVIP

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
十分钟学会Xilinx FPGA设计.pdf

DiP 十分钟学会Xinlix FPGA 设计 十分钟学会Xilinx FPGA 设计 DIGITAL POWER STUDIO DiP 十分钟学会Xinlix FPGA 设计 声明 本系列文档、软件的版权为Digital Power Studio 工作组所有。Digital Power Studio 工作组保 留所有权利。欢迎转载,但请保留这段版权声明;请勿用于商业用途。 Copyright (c) 2004, Digital Power Studio. All rights reserved. History Revision Date Issuer Notes 1.0 Mar 3, 2005 Badfish First Release DIGITAL POWER STUDIO DiP 十分钟学会Xinlix FPGA 设计 目录 概述4 实验目的4 软件准备5 流程介绍5 新建项目:5 编写和导入代码文件8 调用Modsim 进行仿真11 约束文件13 综合与实现15 下载16 DIGITAL POWER STUDIO DiP 十分钟学会Xinlix FPGA 设计 十分钟学会Xilinx FPGA 设计 概述 这个文档主要帮助大家熟悉利用ISE 进行Xilinx 公司FPGA 代码开发的基本流 程。主要是帮助初学者了解和初步掌握ISE 的使用,不需要FPGA 的开发基础, 所以对每个步骤并不进行深入的讨论。 本文介绍的内容从新建project 一直到下载到硬件观察现象为止,涵盖整个开 发过程。考虑到我们的开发一般以Verilog HDL 或VHDL 为主,在本文中未介绍 原理图输入工具和IP 核使用工具等。这同时是出于为了使文章脉络更清晰,让 大家更快地学会ISE 的考虑。关于这些专用工具,可以参看HELP 或者其他文档。 为了有个更直观的理解,我们需要一个实验平台,在本文中,采用的是Digital Power Studio 工作组FPGA SPARK1.1 综合开发平台的Xilinx 标准型开发系统。 如图1 所示(图中为Altera 子板,只需改成Xilinx 的即可)。在该开发系统中, 所 采 用 的 芯 片 是 SPARTAN II 系 列 的 XC2S200 。 可 以 参 看 /solution/fpgaspark.htm 中对该系统的介绍。 图1 FPGA SPARK1.1 外观图 实验目的 在如上系统中右边有一个128×64 带背光的点阵型液晶。我们的实验就是用 Verilog HDL 编写一段代码驱动液晶显示一个流氓兔。其效果如图2 所示: DIGITAL POWER STUDIO DiP 十分钟学会Xinlix FPGA 设计 图2 点阵

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档