第6章 参数可设置LPM宏功能块应用.ppt

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 参数可设置LPM宏功能块应用

Altera提供的宏功能模块与LPM函数: 6.1 LPM模块的原理图方式调用 LPM_COUNTER LPM_ROM 修改电路: ROM中配置数据(初始化数据)文件方法: (1)用文本编辑器编辑mif文件 NEW\TEXT EDITOR FILE\ 文件关键词: WIDTH :设置ROM数据宽度 DEPTH :设置ROM数据深度(数据的数量) ADDRESS_RADIX:地址的表达格式 DATA_RADIX:数据的表达格式 地址/数据表 以CONTENT BEGIN开始,以END结束; 地址/数据表达方法: 47:28 冒号左边为ROM地址值, 冒号右边为此地址中放置的数据 文件编辑好,后以.mif为后缀保存文件 设定LPM—FILE的路径指向该文件名 (2)用初始化存储器编辑窗口编辑.mif 完成电路设计后,打开仿真器窗口simulator,选择Initialize菜单中Initialize Memery选项,在此窗口中完成地址/数据的编辑。然后按Export File将文件以.mif为后缀保存。 *用户自定义数据类型: 可按照类型说明的格式用户自己定义所需的类型 实现用户自定义数据类型的两种方法: *数据类型定义语句TYPE *子类型定义语句SUBTYPE 3.枚举类型定义格式 TYPE 数据类型名 IS 数据类型定义 【例6.2.3.2】-- SINDATA--自动生成代码 LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY SINDATA IS PORT(address : IN STD_LOGIC_VECTOR (5 DOWNTO 0); inclock : IN STD_LOGIC ; q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0)); END SINDATA; ARCHITECTURE SYN OF SINDATA IS SIGNAL sub_wire0 : STD_LOGIC_VECTOR (7 DOWNTO 0); COMPONENT lpm_rom GENERIC ( lpm_width: NATURAL; lpm_widthad: NATURAL; lpm_address_control: STRING; lpm_outdata: STRING; lpm_file : STRING ); 接上页 PORT ( address: IN STD_LOGIC_VECTOR (5 DOWNTO 0); inclock: IN STD_LOGIC ; q: OUT STD_LOGIC_VECTOR (7 DOWNTO 0)); END COMPONENT; BEGIN q = sub_wire0(7 DOWNTO 0); lpm_rom_component : lpm_rom GENERIC MAP (LPM_WIDTH = 8,LPM_WIDTHAD = 6, LPM_ADDRESS_CONTROL = REGISTERED,LPM_OUTDATA =UNREGISTERED, LPM_FILE = D:/SIN_G/DATA/sin_data.mif ) PORT MAP (address = address,inclock = inclock,q = sub_wire0); END SYN; LPM_FILE = “./DATA/sin_data.mif 【例6.2.3.3】 --正弦信号发生器源文件 LIBRARY IEEE; --正弦信号发生器源文件 USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY SINGT IS PORT ( CLK : IN STD_LOGIC; --信号源时钟 DOUT : OUT STD_LOGIC_VECTOR (7 DOWNTO 0) );--8位波形数据输出 END; ARCHITECTURE DACC OF SINGT IS COMPONENT SINDATA --调用波形数据存储器LPM_ROMATAROM.VHD声明 PORT(address : IN STD_LOGIC_VECTOR (5 DOWNTO 0); inclock : IN STD_LOGIC ;

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档