一种自适应精确调节CCD曝光时间的方法.pdfVIP

一种自适应精确调节CCD曝光时间的方法.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种自适应精确调节CCD曝光时间的方法

第6期 赵晓琳 ,马秀荣等 :一种 自适应精确调节 CCD曝光时间的方法 871 放大器口1{个主要:部分构成..工作过程分为曝光阶段、 = l控制信号南A端传输到B端 74LVC4245负责 电荷读出和电荷转移三个阶段。首先感光阵列在曝光 将 FPGA生成的驱动信号H ~H 和 RG转变成高 阶段将光信号的强弱转化为电荷积累的多少 ,然后在 低 电平 分 别为 +5V、0V 的 11(11~H 和 f{{。 V ~V 和 中 的控制下将信号电荷转移到V—reg并 CXD1267AN是 ICX659ALA的专用垂直时钟驱动芯 逐行向H—reg转移,转移到H—reg的信号电荷则在H 、 片,负责将 FPGA生成的驱动信号X ~X、、x ~ H 和 的控制下逐个放大并输出。 x ,和 XSHT转变成 电平幅度如表 2所示的V ~ V 和 :其巾X .和 x 负责存读 “{信号电荷 弓 U Z 占 Z Z 0 阶段将 x ,和 X 转变成具有一7V、+7V、+15V二 个 电压等级的时序信号V .和V .存各路驱动信 号的驱动下,ICX659ALA将镜头会聚的光信号转变 成电信号,并分别经过解码、 像处理和编码 监控 输 I簿 器上显示图像。 出 2.2 ICX659ALA的时序分析 放 大 南于CCD驱动信号频率丰富,各个时序密切关 器 联 ,因此需要对时序的执行时间和位置进行严格 的 计算 。由ICX659AIA的 datasheet知 : (1)每个像元的读ff1时钟佶J期 t=70ns(频率 Z复 e Z 工 0 = 14.29MHz);Ⅲ,为 占空比 1:5的窄脉冲,因此 . 图 1 1CX659ALA芯片结构 设计系统主频 厂=5 7.-71.43MHz; 2 ICX6$9ALA驱动电路设计和时序分析 (2)垂直转移时间,即V—reg向H—reg转移一行 信号电荷的时间,t=91f; 2.1 I AIA 驱动电路设计 (3)行周期t,即t,与水平移位寄存器输出一行 表 l是CCD正常_]=作所需要的驱动信号及其逻辑 像素时间之和。因为ICX659ALA输 …的是 CCIR信 电平要求。由表 l知,驱动信号的逻辑电平比较特殊,而 号,陶此行周期f=】/(25帧x625行):64 s,则水平 FPGA输出的逻辑高低电平是+3.3V和0V,因此需要设

文档评论(0)

2752433145 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档