- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PCB布线设计经验谈-寄生电容
PCB布线设计经验谈-寄生电容 -- EDN电子设计技术 页码,1/4
PCB布线设计经验谈-寄生电容
技术分类: EDA工具与服务 | 2009-04-10
无损测试-Proceq瑞士
专业生产及研发混凝土回弹仪,钢筋 扫描仪,锈蚀分析仪,拉拔测试仪等.
Ads by Google
布线需要考虑的问题很多,但是最基本的的还是要做到周密,谨慎。
寄生元件危害最大的情况
印刷电路板布线产生的主要寄生元件包括:寄生电阻、寄生电容和寄生电感。例如:PCB的寄生
电阻由元件之间的走线形成;电路板上的走线、焊盘和平行走线会产生寄生电容;寄生电感的产生途
径包括环路电感、互感和过孔。当将电路原理图转化为实际的PCB时,所有这些寄生元件都可能对电
路的有效性产生干扰。本文将对最棘手的电路板寄生元件类型 — 寄生电容进行量化,并提供一个可
清楚看到寄生电容对电路性能影响的示例。
图1 在PCB上布两条靠近的走线,很容易产生寄生电容。由于这种寄生电容的存在,在一条走线
上的快速电压变化会在另一条走线上产生电流信号。
/EDA/20090405080109.htm 2009-4-20
PCB布线设计经验谈-寄生电容 -- EDN电子设计技术 页码,2/4
图2 用三个8位数字电位器和三个放大器提供65536个差分输出电压,组成一个16位D/A转换器。
如果系统中的VDD为5V,那么此D/A转换器的分辨率或LSB大小为76.3mV。
图3 这是对图2所示电路的第一次布线尝试。此配置在模拟线路上产生不规律的噪声,这是因为
在特定数字走线上的数据输入码随着数字电位器的编程需求而改变。
寄生电容的危害
大多数寄生电容都是靠近放置两条平行走线引起的。可以采用图1所示的公式来计算这种电容
值。
在混合信号电路中,如果敏感的高阻抗模拟走线与数字走线距离较近,这种电容会产生问题。例
如,图2中的电路就很可能存在这种问题。
为讲解图2所示电路的工作原理,采用三个8位数字电位器和三个CMOS运算放大器组成一个16位
D/A转换器。在此图的左侧,在VDD和地之间跨接了两个数字电位器(U3a和U3b),其抽头输出连接到两
/EDA/20090405080109.htm 2009-4-20
PCB布线设计经验谈-寄生电容 -- EDN电子设计技术 页码,3/4
个运放(U4a和U4b)的正相输入端。数字电位器U2和U3通过与单片机(U1)之间的SPI接口编程。在此配
置中,每个数字电位器配置为8位乘法型D/A转换器。如果VDD为5V,那么这些D/A转换器的LSB大小等
于19.61mV。
这两个数字电位器的抽头都分别连接到两个配置了缓冲器的运放的正相输入端。在此配置中,运
放的输入端是高阻抗的,将数字电位器与电路其它部分隔离开了。这两个放大器配置为其输出摆幅限
制不会超出第二级放大器的输入范围。
图 4 在此示波器照片中,最上面的波形取自JP1(到数字电位器的数字码),第二个波形取自JP5
(相邻模拟走线上的噪声),最下面的波形取自TP10(16位D/A转换器输
您可能关注的文档
最近下载
- 2024年智慧树《中华国学》考试题库(含答案).pdf VIP
- 2023年江苏省泰州市中考地理试卷真题(附答案)+2022年地理试卷及答案.docx
- 二年级下册 看图写话 助人为乐.ppt
- GB-50618-2011房屋建筑和市政基础设施工程质量检测技术管理规范.pdf VIP
- 李澄-急性原发性肠脂垂炎CT诊断只是课件.ppt
- 考低压电工证模拟试题(练习题附答案).doc VIP
- 2025高中英语外刊时文阅读 《黑神话:悟空》英文介绍课件.pptx
- DB34T 1589-2012 建筑节能门窗应用技术规程.pdf VIP
- 第四课 共同开发建设祖国 《中华民族大团结》七年级全一册(初中).pptx VIP
- 新审计法党课培训.ppt VIP
文档评论(0)