- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 组 合 逻 辑 电 路 作 业 3-1 3-2 3-4 3-9 3-29 3-15 3-27 3-18 3-30 3-32 3-34 本章内容 第一节 组合逻辑电路的分析 一、组合逻辑电路的特点及逻辑功能描述 二、组合逻辑电路的分析方法 解:(1)由逻辑图逐级写出逻辑表达式。为了写表达式方便,借助中间变量P。 例3 -1 组合逻辑电路如图所示,分析该电路的 逻辑功能。 第二节 用小规模集成电路(SSI)实现 组合逻辑电路的设计 二、用小规模集成电路实现完全描述的组合逻辑电路设计 例3-2 设计一个三人表决电路,结果按“少数服从多数”的原则决定,但是其中一个人有最终的否决权,即只要这个人不同意,这件事就不能通过,但是这个人如果同意了这件事,这件事也不一定能通过,还要看另外两个人的意见,结果按“少数服从多数”的原则决定。 解:(1)约定: 三个人的意见分别用字母A、B、C表示,表决结果用字母L表示。设同意用逻辑“1” 表示;不同意用逻辑“0” 表示。 表决结果通过用逻辑“1” 表示;没通过用逻辑“0” 表示。同时约定A是那个有最终的否决权的人。 (5)画出逻辑图 设计举例: 设计一个监视交通信号灯状态的逻辑电路 设计举例: 1. 抽象 输入变量: 红(R)、黄(A)、绿(G) 输出变量: 故障信号(Z) 2. 写出逻辑表达式 设计举例: 3. 选用小规模SSI器件 4. 化简 5. 画出逻辑图 (4)由逻辑表达式画出逻辑图。 概 述 在分析和设计组合逻辑电路时,认为输入信号、 输出信号已经处于稳定电平,并没考虑输入变化瞬间 的情况。为了保证系统工作的可靠性,应该考虑输入 信号变化瞬间电路的工作情况。由于门电路存在延迟 时间,在输入信号变化瞬间,电路的输出端口会出现 尖峰脉冲,此时称电路出现了冒险。 静态1冒险:在组合逻辑电路中,如果输入变化前、后稳态输出1,而转换瞬间出现0的毛刺。 如: 动态1冒险:在组合逻辑电路中,如果输入变化前、后在稳态输出1之前,输出发生了三次变化,即出现0、1、0、1的变化序列。 解: (1)约定:信息有效用1表示,无效用0表示。4个 信息分别用I0 、I1 、I2 、I3表示,2位代码用A1 、A0 表示,且对应的关系为:信息I0的编码为00,信息I1 的编码为01,信息I2的编码为10,信息I3的编码为 11。 (2)真值表见表所示,因为有4个输入变量,所以 真值表中共有16行,每行对应了一种变量取值组合, 根据题目中的叙述,其中12种变量取值组合不会出 现,所以视为无关项。 二、优先编码器 1、优先编码器的定义与功能 解: (1)约定:输入为高电平有效,信息有效用1表 示,无效用0表示。4个信息分别用I0、I1、I2、I3表 示,2位代码用A1、A0表示,且对应的关系为: I0的 编码为00(左边为A1、右边为A0), I1的编码为01 (左边为A1、右边为A0), I2的编码为10(左边为 A1、右边为A0),I3的编码为11(左边为A1 、右边 为A0 )。 I0 、 I1 、 I2 、 I3的优先级依次升高。 2、二进制优先编码器集成电路芯片74X148 三、集成编码器的应用 1、编码器的扩展 2、组成8421BCD 编码器 第五节 常用中规模集成组合逻辑模块 之二 译码器 1、二进制译码器的定义与功能 例:设计一个2线-4线译码器。 解法一: (1)约定:两个输入信号分别用A,B表 示,四个输出信号分别用Y0、Y1、Y2、Y3表 示,输出信号为低电平有效,AB=00对应Y0信 号,AB=01对应Y1信号,AB=10对应Y2信号, AB=11对应Y3信号。 (2)按上述约定列出真值表。 解法二: (1)约定:两个输入信号分别用A,B表示,四个输出 信号分别用Y0 、Y1 、Y2 、Y3表示,输出信号为高电平 有效,AB=01对应Y0信号,AB=00对应Y1信号,AB=11 对应Y2信号,AB=10对应Y3信号。 2、典型的中规模集成电路芯片74X138 (三)二进制译码器的应用 1.二进制译码器的扩展 用译码器设计组合逻辑电路 1. 基本原理 3位二进制译码器给出3变量的全部最小项; n位二进制译码器给出n变量的全部最小项;对于任意函数,将n位二进制译码输出的最小项组合起来,可获得任何形式的输入变量不大于n的组合函数 解题方法 例3-6 试用74X138译码器和必要的门电路实现 逻辑函数 3. 二进制译码器可以作为数据分配器使用 (1)第一种方案:G2A作为数据输入端,Y0 Y1
文档评论(0)