- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章组合逻辑电路习题答案
第3章 组合逻辑电路3.1 试分析图3.5组合逻辑电路的逻辑功能,写出逻辑函数,列出真值表,说明电路完成的逻辑功能。图3.5 题3.1图图
图
图
由逻辑函数表达式列写真值表:
由真值表可知:图3.3 设有四种组合逻辑电路,它们的输入波形(A、B、C、D)如图3.所示,其对应的输出波形分别为W、X、Y、Z,试分别写出它们逻辑表达式化简。
图3. 题3.3图
3.4 X、Y均为四位二进制数,它们分别是一个逻辑电路的输入和输出。
设: 当 0≤X≤ 时, Y=X+1 ;当 5≤X≤9 时,Y=X1,且X不大于9。
试列出该逻辑电路完整的真值表;
用与非门该逻辑电路。
列真值表
(2) 把与或表达式转换为与非该逻辑电路
作图如下:
3.5 设计一交通灯监测电路。 红、绿、黄三只灯正常工作时只能一只灯亮,否则,将会发出检修信号,用两输入与非门设计逻辑电路,并给出所用74系列的型号。
只灯
3.7 试用译码器 74LS138 和适当的逻辑门设计一个三位数的奇校验器。
三位数
3.8 试用译码器 74LS138 和与非门实现下列逻辑函数:
(1)
(2)
分析可见 D=1时,L=0; D=0时,。取ABC=A2A1A0,S1=1, S2=D, S3=0, 则:
也可利用2片74138扩展为4-16线译码器,然后取ABCD= A3A2A1A0进行设计。
3.10 试用译码器 74LS138 和适当的逻辑门设计一个1位数的全加器。
3.11 试用译码器 74LS138 和适当的逻辑门设计一个组合电路。该电路输入X与输出均为三位二进制数。二者之间的关系如下:
当 2≤X≤5 时 L = X + 2
当 X<2 时 L = 1
当 X>5 时 L = 0
3.12 试用三片3—8译码器 74LS138组成5—24译码器。
3.14 由数据选择器组成的逻辑电路如图3.所示,试写出电路的输出函数式。
图3.6 题3.1图
, ,G=0
化简有:
3.15 试用四选一数据选择器实现下列逻辑函数:
(1)
(2)
(3)
(4)
或者:
(2)
或者:
(3)
或者:
(4)
3.16 试用四选一数据择器设计一判定电路。只有在主裁判同意的前提下,三名副裁判中多数同意,比赛成绩才被承认,否则,比赛成绩不被承认。
主裁判承认比赛成绩,承认比赛成绩
(1)取AB=A1A0,G=0,采用卡诺图法确定D0~D3,并作图。
(2)取,G=,CD=A1A0,采用卡诺图法确定D0~D3,并作图。
3.17 试画出用半加器和一个构成一位全加器的逻辑图。
对于半加器有: ,CO=AB, 所以:
3.18 利用位集成加器74LS283实现将余3码转换为8421BCD码的逻辑电路。
8421BCD等于余3码
3.19 利用位集成加器74LS283和适当的逻辑门电路,实现一位余3代码的加法运算,画出逻辑图。(提示:列出余3代码的加法表,对数进行修正)。实现一位余3代码的加法运算余3码8421码多3。经分析可得:余3码和有进位,其和加3,无进位,其和减3。(进位表示16,比10进制多6,但原代码已多6,正好抵消,但输出是余3码,需要加3;若无进位,原代码多6,因此需要减3,减3利用变补相加完成)。作图如下:
3.20 设:、均为位二进制数,利用位二进制加器74LS283 ,实现一个 L = 2(A+B)的运算电路。
L = 2(A+B)=2A+2B,一个二进制数乘以2相当于这个二进制数向左移一位,最低位补0。
图3.6是3—8线译码器74LS138 和8选数据选择器74LS151组成的电路,试分析整个电路的功能。8选数据选择器74LS151的功能见表3.2所示。
图3.6 题3.2图
表 3.2 74LS151的功能表
A2 A1 A0 Y 1
0
0
0
0
0
0
0
0 × × ×
0 0 0
0 0 1
0 1 0
0 1
文档评论(0)