- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDR3 简介/调试 Kade Huang 2013.1 DDR/DDR2/DDR3比较 DDR2/DDR3 比较之PIN脚 DDR2 only contain Vref pin,DDR3 has Vrefca and Vrefdq which are used as command/address and data reference. DDR3 add a RESET# pin for asynchronous reset DDR3 add a ZQ PIN for internal ZQ calibration reference. ZQ Calibration command is used to calibrate DRAM Ron ODT values. For more detail, refer to Page 107 of DDR3 Standard(JESD79-3E). DDR2/DDR3 比较之layout DDR3 layout analyze DDR3 之Write leveling DDR3 之Write leveling 实现方式 DDR3 测试之读写分离 DDR3写操作时,DQS write preamble 在一个clk周期内先高后低,如下图所示: DDR3 测试之读写分离(续) DDR3读操作时,DQS read preamble为一个clk周期的低电平,如下图所示: DDR2/DDR3 比较之CWL CWL:CAS write latency, it’s only defined in DDR3. In DDR2, WL = RL-1. DDR 参数之CL CL:CAS Latency 1. CAS latency is the delay, in clock cycles, between the internal Read command and availability of the first bit of output data. 2. programmable CAS Latency 5,6,7,8,9,10,11,12,13 3. CL is only decided by DRAM . Ps, BL: Burst length DDR 参数之tRCD tRCD: RAS to CAS delay time(activate to read/write interval of SDRAM.) tRCD is only decided by DRAM. DDR 参数之tRP tRP: row precharge time 1.When need to read or write other row, the precharge command is used. tRP is the time that precharge to row. 2. tRP is only decided by DRAM. DDR3 简单debug(以P2010为例) tDSS,tDQSS,tDSH 时序不满足时 tDSS,tDQSS,tDSH定义如下: tDSS,tDQSS,tDSH 时序不满足(续) 下图为未使用WRLVL_EN功能波形,tDSS不满足要求 tDSS,tDQSS,tDSH 时序不满足(续) 使用DDR3 WRLVL_EN后tDSS满足要求,波形如下: DQ读写波形有较大overshoot 如下图,当写时DQS,DQ上存在较大的振铃。 此时DRAM端ODT设置为120ohm. DQ写波形有较大overshoot(续) 将DRAM测ODT修改为60ohm后测试波形如下: DQS读信号回沟位置调整 当测试读信号时,DQS上升沿会存在回沟,如下图所示,此回沟可导致DQS误触发可使用调整CPU内部ODT的方式进行调整。此回沟的形成与测量点也有关系。 * *
您可能关注的文档
- 礼仪第7讲(日本习俗与礼仪)解说.ppt
- 7GPS技术绪论.ppt
- 《二氧化碳制取的》3绪论.ppt
- 卷07杭州市余杭区2015-2016学年高二上学期期末解说.ppt
- 卷烟减害降焦技术进展解说.ppt
- 输配电装备产业发展讲课.ppt
- 7A下U7感叹句绪论.ppt
- 礼仪就在身边解说.ppt
- 输尿管双J管的护理讲课.ppt
- 李白《宣州谢朓楼饯别校书叔云》解说.ppt
- 2025至2030商业教育投影仪行业市场占有率及有效策略与实施路径评估报告.docx
- 2025至2030填充陶瓷球行业市场占有率及有效策略与实施路径评估报告.docx
- 2025至2030中国TDS仪表行业运营态势与投资前景调查研究报告.docx
- 2025至2030全球及中国机器学习软件行业细分市场及应用领域与趋势展望研究报告.docx
- 2026年最新道路安全考试试题及答案.doc
- 2026年最新承德单招二类试题及答案.doc
- 2026年最新余额宝云客服试题及答案.doc
- 2026年最新西游记考试题目汇总及答案.doc
- 2026年最新气血津液考试题及答案.doc
- 2026年最新社区工作者考试题库及答案.doc
原创力文档


文档评论(0)