- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
江苏科技大学数电实验报告
数电实验报告
指导老师:李老师
学 号:1140302114
姓 名:韩明瑞
江苏科技大学电子信息学院
2013 年6 月
需要word 文档的联系我
QQ :675169540
实验一、基本逻辑门期间功能与参数的测试
一、实验目的
1、掌握集成逻辑门基本的功能;
2、掌握数字器件主要参数的测试方法。
二、实验器件
1、EEEC-010B 试验箱;
2、74LS00 四二输入与非门;
3、74LS02 四二输入或非门;
4、74LS86 四二输入异或门;
三、实验内容及结果
1、与非门逻辑功能测试:
用74LS00 四二输入与非门进行实验,将结果填入表格一:
表格一
输入 输出Y
A B 理论值 实测值
0 0 1 1
0 1 1 1
1 0 1 1
1 1 0 0
2、或非门逻辑功能测试:
用74LS02 四二输入或非门进行实验,将结果填入表格二:
表格二
输入 输出Y
A B 理论值 实测值
0 0 1 1
0 1 0 0
1 0 0 0
1 1 0 0
3、异或门逻辑功能测试:
用74LS86 四二输入异或门进行实验,将结果填入表格三:
表格三
输入 输出Y
A B 理论值 实测值
0 0 0 0
0 1 1 1
1 0 1 1
1 1 0 0
实验二、两位全减器的设计
一、实验目的:
1、初步学习QUARTUSII 9.0 使用步骤;
2、学习verilog 硬件描述语言;
3、了解全减器的功能。
二、实验器件:
1、QUARTUSII 9.0 软件平台;
2、FPGA、CYCLONE EP1C3T144
原创力文档


文档评论(0)