ch3 设计流程-lectrue.pptVIP

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ch3 设计流程-lectrue

EDA应用技术 河南工业大学 信息学院 梁义涛 EMAIL:liangyt2005@ 电话 办公室: 6311 第三章 EDA设计流程与开发工具 第三章 EDA设计流程与开发工具 3.1 EDA设计流程 3.2 CPLD和FPGA的编程和配置方法 3.3 常用的EDA开发工具软件 3.4 MAX+plusII的原理图输入设计示例 3.1 EDA设计流程 3.1 EDA设计流程 3.1.1 设计输入 3.1.2 设计实现 3.1.3 设计仿真 3.1.4 编程或配置 3.1.1 设计输入 3.1.1 设计输入 3.1.1 设计输入 3.1.1 设计输入 3.1 EDA设计流程 3.1.1 设计输入 3.1.2 设计实现 3.1.3 设计仿真 3.1.4 编程或配置 3.1.2 设计实现 3.1.2 设计实现 3.1.2 设计实现 3.1.2 设计实现 3.1.2 设计实现 3.1 EDA设计流程 3.1.1 设计输入 3.1.2 设计实现 3.1.3 设计仿真 3.1.4 编程或配置 3.1.3 设计仿真 3.1.3 设计仿真 3.1 EDA设计流程 3.1.1 设计输入 3.1.2 设计实现 3.1.3 设计仿真 3.1.4 编程或配置 3.1.4 编程或配置 硬件测试 第三章 EDA设计流程与开发工具 3.1 EDA设计流程 3.2 CPLD和FPGA的编程和配置方法 3.3 常用的EDA开发工具软件 3.4 MAX+plusII的原理图输入设计示例 3.2 CPLD和FPGA的编程和配置方法 3.2 CPLD和FPGA的编程和配置方法 3.2 CPLD和FPGA的编程和配置方法 3.2.1 CPLD的ISP方式编程 3.2.2 使用PC并口配置FPGA 3.2.3 用专用配置器件配置FPGA 3.2.4 使用单片机配置FPGA 3.2.1 CPLD的ISP方式编程 3.2.1 CPLD的ISP方式编程 在系统可编程(ISP)就是当系统上电并正常工作时,计算机通过系统中的CPLD拥有ISP接口直接对其进行编程,器件在编程后立即进入正常工作状态。这种CPLD编程方式的出现,改变了传统的使用专用编程器编程方法的诸多不便。 CPLD编程下载连接图 TCK、TDO、TMS、TDI为CPLD的JTAG口 对CPLD编程 3.2.2使用PC并行口配置FPGA 3.2.3 用专用配置器件配置FPGA 器件 功能描述 封装形式 EPC2 1695680×1位,3.3/5V供电 20脚PLCC、32脚TQFP EPC1 1046496×1位,3.3/5V供电 8脚PDIP、20脚PLCC EPC1441 440 800×1位,3.3/5V供电 8脚PDIP、20脚PLCC EPC1213 212 942×1位,5V供电 8脚PDIP、20脚PLCC、32脚TQFP EPC1064 65 536×1位,5V供电 8脚PDIP、20脚PLCC、32脚TQFP EPC1064V 65 536×1位,5V供电 8脚PDIP、20脚PLCC、32脚TQFP 表3-2 Altera的专用配置器件 图3-6 专用配置器件对FPGA的配置原理图 3.2.4 使用单片机配置FPGA 3.3 常用EDA工具 本节主要介绍当今广泛使用的以开发FPGA和CPLD为主的EDA工具,及部分关于ASIC设计的EDA工具。 EDA工具大致可以分为如下5个模块: 设计输入编辑器 仿真器 HDL综合器 适配器(或布局布线器) 下载器 3.3 常用EDA工具 3.3.1 设计输入编辑器 3.3.2 HDL综合器 性能良好的FPGA/CPLD设计的HDL综合器有如下三种: ? Synopsys公司的FPGA Compiler、FPGA Express综合器。 ? Synplicity公司的Synplify Pro综合器。 ? Mentor子公司Exemplar Logic的LeonardoSpectrum综合器。 综合器的使用也有两种模式: 图形模式和命令行模式(Shell模式)。 EDA工具软件 1、ALTERA: MAX+PLUSII、QUARTUSII 2、LATTICE: isp EXPERT SYSTEM、 isp Synario ispDesignExpert SYSTEM ispCOMPILER、PAC-DESIGNER 3、XILINX: FOUNDATION、ISE 4、AC

您可能关注的文档

文档评论(0)

celkhn5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档