实验二、1简单并行接口.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、实验设备 实验箱一个 接口卡一块 50线扁平电缆一根 自锁紧导线 2 使用文本编辑工具软件EDIT.COM (基于DOS的工具软件)编辑输入汇编语言源程序,生成ASM文件 在“Alt+F”中,选择“EXIT ”退出文本编辑环境 * * 实验二、简单并行接口 一、实验目的 掌握简单并行接口的工作原理及 使用方法, 并进一步熟悉汇编编程。 实验箱 总线插座及总线插孔 74LS244 8251A ADC0809 DAC0832 8253 8255A 逻辑电平开关与LED显示电路 实验箱 接口卡 50线扁平电缆 自锁紧导线 三、实验原理 并行接口中各位数据都是并行传送的。它以字节(或字)为单位与输入输出设备或被控对象进行信息交换。并行接口能从CPU或I/O设备接收数据,然后再发送出去。因此,在信息传送过程中,并行接口起着锁存或缓冲的作用。 并行接口分为不可编程并行接口和可编程并行接口。 不可编程并行接口(如:8212),是单一的工作方式,其工作方式及功能只由硬件连接来控制; 而可编程并行接口(如:8255),是多工作方式,其工作方式及功能可由软件来控制。 并行接口包括不可编程并行接口(8212)及可编程并行接口(8255)都具有以下功能和硬件支持: 有两个以上具有锁存器或缓冲器的数据交换端口(包括端口信号)和控制电路。也就是基本的简单并行接口电路。 本节实验介绍这种简单并行接口工作原理及使用方法。 简单并行输出接口中的锁存器由8个D型触发器组成用于锁存CPU送来的8位数据。(实验中74LS273为八D触发器) 简单并行输入接口中的缓冲器由8个三态门组成用于将数据缓冲后输入到CPU 。(实验中74LS244为八缓冲器) 四、实验电路图 并行输出接口电路图 并行输入接口电路图 下一页 D1 D2 D3 D4 D5 D6 D7 D8 CLK CLR VCC Q1 Q2 Q3 Q4 Q5 Q6 Q7 Q8 GND +5 3 4 7 8 13 14 17 18 11 1 2 5 6 9 12 15 16 19 D0 D1 D2 D3 D4 D5 D6 D7 +5 10 4 5 2A8H~ IOW 20 L0 L1 L2 L3 L4 L5 L6 L7 74LS32 74LS273 6 4.1并行输出接口电路图 电路图中: 八D触发器74LS273在通用插座A上, 8个D输入端分别接收数据总线D0-D7, 8个Q输出端接LED显示电路L0-L7; 74LS32用实验台上的“或门”。 锁存器的时钟脉冲CP(CLK)由或门(74LS32)提供,当CLK脉冲到来时,便把数据输入线( D0~D7 )信号锁存到D 触发器中,即Qi=Di;当CLK脉冲过后,Q端状态一直保持, 锁存器可由CLR清除。 五、实验步骤 2.编程内容 编程从键盘输入一个字符或数字,将其ASCII码通过这个输出接口输出,根据8个发光二极管发光情况验证正确性。 用逻辑电平预置某个字母的ASCII码,编程输入这个ASCII码,并将其对应字母在屏幕上显示出来。 连线 (图1、 图2) 下页 1A1 1A2 1A3 1A4 2A1 2A2 2A3 2A4 2G 1G VCC 1Y1 1Y2 1Y3 1Y4 1Y5 1Y6 1Y7 1Y8 GND +5 2 4 6 8 11 13 15 17 19 1 18 16 14 12 9 7 5 3 K0 K1 K2 K3 K4 K5 K6 K7 10 1 2 2A0H~ IOR 20 D0 D1 D2 D3 D4 D5 D6 D7 3 74LS244 74LS32 4.2并行输入接口电路图 电路图中: 八缓冲器74LS244在通用插座B上, 8个数据输入端iAi分别接逻辑电平开关输出端K0-K7, 8个数据输出端iYi分别接数据总线D0-D7; 74LS32用实验台上的“或门”。 八缓冲器工作由启动信号(G1/G2)决定,且启动信号由或门(74LS32)提供。当启动信号有效时将iAi 数据缓冲后从iYi输入到数据总线D0-D7; 无效时,三态门关 闭呈高阻态。 六、编程提示: 上述并行输出接口的地址为2A8H,并行输入 接口地址为2A0H. 通过上述并行接口电路输出数据需要3条指令: MOV AL, 数据 MOV DX, 2A8H OUT DX, AL 通过上述并行接口电路输入数据需

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档