- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
前言适用范围谐振时间和能量-ABCelectronique
` 针对 ISL6752、ISL6753 ZVS 全桥控制器的设计
应用笔记 2006年 8 月 15 日 AN1262.0
前言
ZVS(零电压开关)全桥拓扑已经出现多年,并且已成为业界主流。这种结构的主要缺点就
是需要一个附加的特定波形发生器来生成正确的栅极驱动信号。使用 Intersil 公司的
ISL6752 和 ISL6753 等器件,就可以克服上述缺点。使用这些器件,不仅可以使设计人员简
化ZVS 全桥控制器的设计,还可以带来额外的好处。
适用范围
本文提供了在使用ISL6752和 ISL6753 等器件设计ZVS 全桥结构时的一些有用信息和技巧,
这些技巧包括设置谐振时间和同步整流器时序。更多有用信息,请参阅应用笔记 AN1002 和
AN1246。
谐振时间和能量
对ZVS全桥结构进行的关键操作之一就是基于谐振时间要求来设置打开下MOSFET管的延时。
这个操作可以通过调节该IC 上的 RESDEL 管脚上的电压来实现。在初始时刻,在变换器上电
之前,将 RESDEL 管脚上的电压设置为1.8V,这样就在上 MOSFET 管关断与下 MOSFET 管打开
之间设置了较大的延时。推荐在这个过程中,禁用同步整流器。禁用的方法,参见第三页的
“同步整流器”一节。
上述调整步骤完成后,缓慢增加ZVS全桥的供电电压,保持负载处于最小的电流状态。同时
监测上 MOSFET 管的栅-源压降和对角位置的下 MOSFET 的栅-源、漏-源压降。图 1 给出
了ZVS 全桥上的电压波形。
Upper MOSFET:上 MOSFET
Lower MOSFET:下 MOSFET(这里的上下是对角的――译注)
Lower MOSFET D-S voltage:下 MOSFET的 D-S 压降
Resonant Delay:谐振延时
Resonant Cycle: 谐振周波
On:开
Off:关
Time :时间
图 1 谐振延时和转换
下MOSFET 管上的漏-源之间的压降波形应该能够清楚的看出谐振周波,下MOSFET 管打开的
时间故意滞后于谐振过渡的时段。如果没有看到谐振周波,略微增大负载电流。谐振是由于
变压器的漏感和漏源寄生电容导致的。该电容取决于 MOSFET的电容大小。
谐振周波的幅度取决于负载和存贮于漏感能量大小。图 2 给出了不同负载大小对谐振周波幅
度的影响。
Lower MOSFET D-S voltage:下 MOSFET的 D-S 压降
Increasing Load:负载增大
Time:时间
图 2 增加负载后的谐振周波
随着负载的增大,会有更多的能量对电容进行充放电,这样就会存在一个点,在该点处下
MOSFET 管的漏-源压降达到 0V。这就是实现 ZVS 临界负载。当负载进一步增大的时候,电
流就开始流经 MOSFET 管的体内二极管,从而钳位在电路的地电平上。图 3 表明了当存在过
多的 ZVS 负载电流的时候,对谐振周波幅度的影响。下 MOSFET 管的漏-源极压降波形,在
谐振周期内接近0V 的附近展宽。
Lower MOSFET D-S voltage:下 MOSFET的 D-S 压降
Increasing Load:负载增大
Time:时间
Body Diode Conducting:体二极管导通
图 3 超过临界负载时的谐振周波
在体二极管导通的这个时间段内,多余的能量返回至源极,但是会在体二极管内有耗散。谐
振电流流经内部的体二极管,在电流反向的时候会表现出反向恢复的特性。理想的情况是,
谐振能量尽可能的大,这样就使得最小ZVS 负载电流尽可能的小。但是,一旦超过最小ZVS
负载电流,多余的谐振能量就
原创力文档


文档评论(0)