基于CPLD的简易数字频率计设计与实现课案
宜宾职业技术学院毕业论文基于CPLD的简易数字频率计设计与实现系部电子信息与控制工程系专业名称电子信息工程技术班级电子1 1 4 0 2 班姓名余婷学号 201417366 指导教师唐军2016年9月20日基于CPLD的简易数字频率计设计与实现摘要本次设计了一种简单的基于可编程逻辑器件(CPLD)的数字频率计,以EPM570T144C5N为控制核心,把50hz正弦信号转换为方波信号再送入到EPM570T144C5N中并对此输入信号进行频率的检测,并且把设置好的控制电路、计数电路、锁存电路、译码电路连接起来写入EPM570T144C5N,其中检测结果显示部分同样是采用EPM570T144C5N采集处理信号,用4位7段数码管进行显示。测试结果表明该频率计有测量精度较高,灵敏度较好,成本较低,功耗小的特点,可用于电子行业的项目工程测量、信号频率测量课题等等领域。因此,基于CPLD数字频率计的设计是很有必要和意义的。关键词:EPM570T144C5N(CPLD);比较器;LED数码管Simple digital frequency counter based on CPLDAbstractA simple digital frequency meter based on programmable logic device (CPLD) is designed
原创力文档

文档评论(0)