- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子技术基础》复习题一
《数字电子技术基础》复习题
一、填空题(20分)
1、将十进制100转换成二进制 ( )B 、八进制 ( )O 和十六进制数 ( )H。十进制10.75转换成二进制 ( )B 、八进制 ( )O 和十六进制数 ( )H。将十进制数1672转换成8421BCD码( )8421BCD 。
2、在 输入情况下,正逻辑“异或”运算的结果是逻辑0。
3、当逻辑函数有n个变量时,最多有 个最小项。
4、数字系统中,正逻辑的与非门等于负逻辑的 门电路。
5、TTL与非门为提高开关速度,可采取 措施。
6、CMOS数字集成电路与TTL数字集成电路相比突出的优点是 。
7、CMOS传输门不仅可以作数字开关,还能作 开关。
8、逻辑表达式Y=中, 存在竞争冒险。(可能or 不)
9、存储8位二进制信息要 个触发器。
10、多谐振荡器可产生 信号波形。在数字系统中, 电路可以产生脉冲定时。
11、用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为 。
一个无符号12位数字量输入的DAC,其分辨率为 位
二、逻辑函数的化简
1、 用代数法将下列函数化简成为最简与或式;根据反演规则,写出L的反函数;根据对偶规则,写出L的对偶式;
2、用卡诺图法将下列函数化简成为最简与或式,写出函数的最简与非-与非表达式。
三、 试判断图题1所示TTL电路能否按各图要求逻辑关系正常工作?若电路的接法有错,则修改电路。
图题1
四、 图题2均为TTL门电路。
1、写出Y的逻辑表达式。
2、若已知A、B、C的波形,分别画出Y的波形。
图题2
五、如图3所示中,试画出在时钟脉冲的作用下,触发器端的输出波形。设触发器初始状态为0。
图题3
六、用八选一数据选择器74151和反相器实现如下功能表的多功能逻辑运算电路。
输入 输出 M1 M0 F 0 0
0 1
1 0
1 1 A
A⊕ B
AB
A+B
七、电路如题图所示,设初态Q2Q1 Q0=000,试分析说明该电路
图题4
八、利用计数器设计一个序列信号产生器,循环产生序列脉冲101110。
解:循环产生序列脉冲101110应使用6进制计数器6进制计数器
由3/8译码器74138构成逻辑函数发生器真值表如下
QC QB QA L 0 0 0 1 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 x 1 1 1 x
九、 图6是用两个555时基集成电路接成的延迟时间报警器。细金属丝S放在小偷必经之处,S断后,经过一定的延迟时间后扬声器开始发出报警的声音。若在延时时间内S重新闭合,扬声器不会发出声音。在图中给定的参数下,试求延迟时间△t的具体数值和扬声器发出报警声音的频率。图中的G1是CMOS反相器,输出的高电平UOH=12V,输出的低电平UOL=OV。
图
图6
QCQBQ A =000
001
010
→
→
000
←
101
↑
↓
011
←
100
ET
EP
CP
RD
A B C D
RCO
QA QB QC QD
LD
74161
L
1
Y0
A0
A1
A2
Y1
Y2
Y3
Y4
Y5
Y6
Y7
G1
G2A
G2B
“1”
1
“1”
1
“1”
1
G1 G2A G2B A2 A1 A0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
0 X X X X X 1 1 1 1 1 1 1 1
X 1 X X X X 1 1 1 1 1 1 1 1
X X 1 X X X 1 1 1 1 1 1 1 1
0 0 0 1 1 1 1 1 1 1 0
0 0 1 1 1 1 1 1 1 0 1
0 1 0 1 1 1 1 1 0 1 1
0 1 1 1 1 1 1 0 1 1 1
1 0 0 1 1 1 0 1 1 1 1
1 0 1 1 1 0 1 1 1 1 1
1 1 0 1 0 1 1 1 1 1 1
1 1 1 0 1 1 1 1 1 1 1
1 0 0
表3 译码器74138真值表
+VCC
文档评论(0)