- 1、本文档共26页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
存储器接口技术不同系统连接方式
1
微型计算机原理及其应用——第五章:存储器芯片的扩展及其与系统总线的连接
2
第五章:存储器及其接口——存储器芯片的扩展与连接
存储器的系统结构
一般情况下,一个存储器系统由以下几部分组成。
基本存储单元:一个基本存储单元可以存放一位二进制信息,其内部具有两个稳定的且相互对立的状态,并能够在外部对其状态进行识别和改变。不同类型的基本存储单元,决定了由其所组成的存储器件的类型不同。
存储体:一个基本存储单元只能保存一位二进制信息,若要存放M×N个二进制信息,就需要用M×N个基本存储单元,它们按一定的规则排列起来,由这些基本存储单元所构成的阵列称为存储体或存储矩阵。
地址译码器:由于存储器系统是由许多存储单元构成的,每个存储单元一般存放8位二进制信息,为了加以区分,我们必须首先为这些存储单元编号,即分配给这些存储单元不同的地址。地址译码器的作用就是用来接受CPU送来的地址信号并对它进行译码,选择与此地址码相对应的存储单元,以便对该单元进行读/写操作。存储器地址译码有两种方式,通常称为单译码与双译码。单译码:单译码方式又称字结构,适用于小容量存储器。双译码:双译码结构中,将地址译码器分成两部分,即行译码器(又叫X译码器)和列译码器(又叫Y译码器)。X译码器输出行地址选择信号,Y译码器输出列地址选择信号,行列选择线交叉处即为所选中的单元。
3
第五章:存储器及其接口——存储器芯片的扩展与连接
存储器的系统结构
4. 片选与读/写控制电路:片选信号用以实现芯片的选择。对于一个芯片来讲,只有当片选信号有效时,才能对其进行读/写操作。片选信号一般由地址译码器的输出及一些控制信号来形成,而读/写控制电路则用来控制对芯片的读/写操作。
I/O电路:I/O电路位于系统数据总线与被选中的存储单元之间,用来控制信息的读出与写入,必要时,还可包含对I/O信号的驱动及放大处理功能。
集电极开路或三态输出缓冲器:为了扩充存储器系统的容量,常常需要将几片RAM芯片的数据线并联使用或与双向的数据线相连,这就要用到集电极开路或三态输出缓冲器。
其它外围电路:对不同类型的存储器系统,有时,还专门需要一些特殊的外围电路,如动态RAM中的预充电及刷新操作控制电路等,这也是存储器系统的重要组成部分。
4
第五章:存储器及其接口——存储器芯片的扩展与连接
存储器的系统结构
5
第五章:存储器及其接口——存储器芯片的扩展与连接
存储器的系统结构
6
第五章:存储器及其接口——存储器芯片的扩展与连接
基本存储器芯片模型
在微型系统中,CPU对存储器进行读写操作,首先要由地址总线给出地址信号,选择要进行读/写操作的存储单元,然后通过控制总线发出相应的读/写控制信号,最后才能在数据总线上进行数据交换。所以,存储器芯片与CPU之间的连接,实质上就是其与系统总线的连接,包括(1)地址线的连接;(2)数据线的连接;(3)控制线的连接。
7
第五章:存储器及其接口——存储器芯片的扩展与连接
基本存储器芯片模型
地址线的位数:从图中可看出地址线的位数决定了芯片内可寻址的单元数目,如Intel2114(1K×4)有10条地址线,则可寻址的单元数为1024个;Intel2116(16K×1)有14条地址线,则可寻址的单元数为16K个。
数据线的根数:RAM芯片的数据线多数为1条,静态RAM芯片一般有4条和8条。若为1条数据线,则称为位片存贮芯片;若有4条数据线,则该芯片可作为数据的低4位或高4位;若有8条数据线,则该芯片正好作为一个字节数,其引脚已指定相应数据位的名称。
控制线:RAM芯片的控制引脚信号一般有:芯片选择信号、读/写控制信号,对动态RAM(DRAM)还有行、列地址选通信号。
8
第五章:存储器及其接口——存储器芯片的扩展与连接
基本存储器芯片模型
存储芯片型号
存储容量
地址线
数据线
2101(1K×1B)
1024×1B
A0~A9
D0
2114(1K×4B)
1024×4B
A0~A9
D0~D3
4118(1K×8B)
1024×8B
A0~A9
D0~D7
6116(2K×8B)
2048×8B
A0~A10
D0~D7
6232(4K×8B)
4×1024×8B
A0~A11
D0~D7
6264(8K×8B)
8×1024×8B
A0~A12
D0~D7
61256(32K×8B)
32×1024×8B
A0~A14
D0~D7
2732(4K×8B)
4×1024×8B
A0~A11
D0~D7
9
第五章:存储器及其接口——存储器芯片的扩展与连接
存储器芯片与CPU的连接
在实际应用中,进行存储器与CPU的连接
您可能关注的文档
- 城市生态环境原理方法与优化-2.pptx
- 基础学习实验3-醋酸纤维薄膜电泳聚丙烯酰胺等电聚焦电泳分离Hb和cytC.pptx
- 基础物理学Chap2-3.pptx
- 基于病例的影像诊断分析思路影像医师思路培训--鲜军舫.pptx
- 基础护理学冷热疗法.pptx
- 塑性成形工艺基础316ppt.pptx
- AutoCAD-2008工程绘图-赵润平老师第3章三视图的绘制.pptx
- AutoCAD-2008工程绘图-赵润平老师第2章工程平面图的绘图和编辑.pptx
- 城市轨道交通系统构成供电与牵引.pptx
- 处方书写的内容点评及示例(20121118整理).pptx
- 数据仓库:Redshift:Redshift与BI工具集成.docx
- 数据仓库:Redshift:数据仓库原理与设计.docx
- 数据仓库:Snowflake:数据仓库成本控制与Snowflake定价策略.docx
- 大数据基础:大数据概述:大数据处理框架MapReduce.docx
- 实时计算:GoogleDataflow服务架构解析.docx
- 分布式存储系统:HDFS与MapReduce集成教程.docx
- 实时计算:Azure Stream Analytics:数据流窗口与聚合操作.docx
- 实时计算:Kafka Streams:Kafka Streams架构与原理.docx
- 实时计算:Kafka Streams:Kafka Streams连接器开发与使用.docx
- 数据仓库:BigQuery:BigQuery数据分区与索引优化.docx
文档评论(0)