电工电子第10章 组合逻辑电路.pptVIP

  • 1
  • 0
  • 约7.05千字
  • 约 82页
  • 2017-05-31 发布于河南
  • 举报
电工电子第10章 组合逻辑电路

CMOS与非门 ①A、B当中有一个或全为低电平0时,VN1、VN2中有一个或全部截止,VP1、VP2中有一个或全部导通,输出F为高电平1。 ②只有当输入A、B全为高电平1时,VN1和VN2才会都导通,VP1和VP2才会都截止,输出F才会为低电平0。 CMOS或非门 ①只要输入A、B当中有一个或全为高电平1,VP1、VP2中有一个或全部截止,VN1、VN2中有一个或全部导通,输出F为低电平0。 ②只有当A、B全为低电平0时,VP1和VP2才会都导通,VN1和VN2才会都截止,输出F才会为高电平1。 10.3 逻辑函数及其化简 将门电路按照一定的规律连接起来,可以组成具有各种逻辑功能的逻辑电路。分析和设计逻辑电路的数学工具是逻辑代数(又叫布尔代数或开关代数)。逻辑代数具有3种基本运算:与运算(逻辑乘)、或运算(逻辑加)和非运算(逻辑非)。 10.3.1 逻辑代数的公式和定理 (2)基本运算 (1)常量之间的关系 分别令A=0及A=1代入这些公式,即可证明它们的正确性。 (3)基本定理 利用真值表很容易证明这些公式的正确性。如证明A·B=B·A: (A+B)(A+C)=AA+AB+AC+BC 分配率A(B+C)=AB+AC =A+AB+AC+BC AA=A =A(1+B+C)+BC 分配率A(B+C)=AB+AC =A+BC A+1=1 证明分配率:A+BA=(A+B)(A+C)

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档