- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MS-2670-1数字需求
技术文章
MS-2670
数字需求:高速ADC和雷达系统 近年来,每秒千兆采样(GSPS) ADC已将系统中的数字化点
推进到第一混频级之后,使得数字化转变更接近天线。模
的挑战与解决方案 拟带宽超过1.5 GHz的GSPS转换器已然能够支持第一中频的
Duncan Bosworth ,ADI公司 数字化,但在许多情况下,当前GSPS ADC的性能限制了这
种解决方案的接受程度,因为器件的线性度和噪声频谱密
现代高级雷达系统受到多方面的挑战,人们提出了额外的
度不满足系统要求。
一些运行要求,包括需要支持多功能处理和动态模式调
整。此外,频率分配上的最新变化导致许多雷达系统的工 另外,高速ADC与数字信号处理平台(通常是FPGA)之间的
作频率非常接近通信基础设施和其他频谱要求极高的系 数据移动,直到最近还是以并行低压差分信号(LVDS)接口
统。未来的频谱拥塞状况预期会更严重,问题将恶化到雷 为主要途径。然而,使用LVDS数据总线从转换器输出数
达系统需要在运行时进行调整以适应环境和运行要求,这 据会带来一些技术难题,因为单条LVDS总线所需的工作
使得雷达系统需要向认知化和数字化发展。 速率将远远超过IEEE标准的最大速率以及FPGA 的处理能
力。为了解决这个问题,输出数据需要解复用到两条或(更
更多数字信号处理的需求推动雷达信号链要尽早向数字化
一般地) 四条LVDS总线,以便降低每条总线的数据速率。
过渡,使得模数转换器(ADC)更靠近天线,这进而又会带
例如,采样速率超过2 GSPS 的10位ADC通常将需要对输出
来若干具挑战性的系统层面难题。为了更深入地讨论这个
进行4倍解复用,LVDS总线宽度将达40位。而许多雷达系
问题,图1显示了目前典型的X波段雷达系统的高层次概略
统,尤其是相控阵,会采用多个GSPS ADC ,如此多的通道
图。该系统通常使用两个模拟混频级。第一级将脉冲式雷
需要布线和长度匹配,硬件开发很快就会变得无法管理,
达回波混频至约1 GHz频率,第二级混频至100至200 MHz的
更不用说互连所需的FPGA引脚数量!
中频(IF) ,以便能够利用200 MSPS或更低的模数转换器对信
号进行12位或更高分辨率的采样。 新型GSPS ADC不仅能克服现有挑战,而且可进一步优化系
统。为使数字化更接近天线,此类转换器提供无与伦比的
线性度和3 GHz以上的模拟带宽,支持L波段和大部分S波段
的欠采样。这样,在这些波段内就可以直接进行RF采样,
文档评论(0)