Ch4_时序逻辑电路.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Ch4_时序逻辑电路

第四章时序逻辑电路 (1)掌握触发器逻辑功能的描述方法和各种触 发器的逻辑功能和触发方式。 (2)了解同步、主从触发器的电路结构和动作 特点。 (3)了解边沿触发器的动作特点。 (4)了解常用触发器间的功能转换。 4.1 时序逻辑电路的结构和特点 一.时序逻辑电路的结构框图 X Z 1 1 … … X Z k m 组合电路 Q … Q Y … Y 1 r ry 11 存储电路 时序逻辑电路由组合逻辑电路和起记忆作用的存储电路组成。 X Z 1 1 Xk … … Zm 组合电路 Q … Q Y … Y 1 r ry 11 存储电路 X1 、…、Xk是电路的k个外部输入,简称输入; Z1、…、Zm是电路的m个外部输出,简称输出; Q1、…、Qr是电路的r个内部输入,也是存储电路的输出,通常用来表示电路现在所 处的状态,简称现态(Present State); Y11 、Y1y 、Y21 、…、Yry是电路的r ×y个内部输出,也是存储电路的激励输入,它 关系着电路将要到达的下一个状态即次态(Next State)的状态。 现态和次态不是一成不变的。电路一旦从现态变为次态,对于下一个时间节拍来讲,这 个次态就变成了现态。 与组合逻辑电路相比,时序逻辑电路具有以下两个特点: ①结构上存在输出到输入的反馈通道,且有存储器件;  ②因为有存储器件,所以电路具有记忆功能。  如果仅就输入输出关系来看,也可以说时序逻辑电路具有一 个特点,即电路在任何时刻的输出不仅和该时刻的输入有关,而 且和过去的输入也有关系。 时序逻辑电路中可用的存储器件种类很多,可以是延迟 元件,也可以是触发器,其中以集成触发器的使用最为广泛。 二. 时序逻辑电路的描述方法 1. 方程组描述法  与组合逻辑电路只需要一个输出方程组就可完全描述电路 功能不同,时序逻辑电路必须用以下三个方程组才能完全描述 其功能:      输出方程组 n 输出方程组Z 和激励方程组Y 表明,时序逻辑电路在时刻t 的输

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档