网站大量收购闲置独家精品文档,联系QQ:2885784924

《电工电子实验技术》通达实验(二)第9次课第15-周.pptVIP

《电工电子实验技术》通达实验(二)第9次课第15-周.ppt

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子实验二第9次课 一、寄存与移位寄存电路P153J3 二、可编程阶梯波发生器设计介绍 一、P153J3 用标准数字电路器件中的移位寄存器设计一个序列信号发生器,其输入信号为时钟CP,输出信号为序列码F。实验任务要求是: 1.序列发生器模值M=8: 2.各个码位上的码值最右端码位为最先输出的低位: 3.测量时钟信号CP和F的波形。 4.用一片74194和其它器件实现 P153J3-设计过程 74194是4位串入、并入-串出、并出双向移存器。其功能表如下: P153J3-设计过程-方法一 P153J3-设计过程-方法一 修改预置数再改S1S0=“10”,从U1的QA依次输同时返送到U2的左移输入端,使其不断循环,实现左移输出。 此类电路需预置数后再启动。为了避免预置数(加电即可产生所需序列信号)可用一片74LS194外加组合电路(门电路或数据选择器)设计。 P153J3-设计过程-方法二 74LS194加组合电路设计: 1、确定数据移动方向,填写状态表。 P153J3-设计过程-方法二 2、检查QC 、 QB 、 QA 八组三位码,无重码,取74194的低三位输出端可行。若有重码,74194的输出端取四位,按16种状态填写状态表。 3、根据状态表,写出SR的逻辑表达式: P153J3-设计过程-方法三 5、数据反馈电路也可用74151实现: P153J3-设计过程-方法三 输出F可在74194的任一Q端获得,最好不用数据反馈电路的输出端。因74194的两个或两个以上Q端翻转时有延时(功能冒险),使得数据反馈电路的输出有“毛刺”。 若74194采用左移:S1S0=“10”,Q端的数高位向低位移动, SL的数送QD 。 QA先输出, QD、 QC 、 QB的输出经数据反馈电路后送SL。 P153J3-设计过程-方法三 P153J3-调测 用双踪示波器同时观测CP和F 的波形。触发信源应选择F 的通道。至少显示F 一个完整的周期。 记录波形时必须注意CP和F 波形对应的时间关系。 实验课题:设计一个可编程波形发生器(*P222J1) 技术指标: 开关K2K1=01时,输出正斜率锯齿波。 开关K2K1=10时,输出负斜率锯齿波。 开关K2K1=11时,输出由正负斜率锯齿波合成的三角波。 输出锯齿波时f=1KHZ;输出三角波时f=0.5KHZ. 输出正负斜率锯齿波上升或下降的台阶数等于16。 输出幅度V0在0V至2V间可调。 电源电压为±5V。 输出波形示意图 3、应用提示 所有不用的数字输入端应连到VCC或地,如果悬浮,则将该引脚作为逻辑“1”处理。 单级性输出 4、设计提示 组成框图: 单元电路设计 D/A转换: 由DAC0832完成。因16个台阶,可用4位二进制数。根据输出电压要求选定数字输入端。  输出电压计算公式:  其中:VREF参考电压,Dn是二进制数转换为等值的十进制数。显然,4位二进制数接在不同的数字输入端,转换的Dn值不同,输出电压也就不同。 例:输入的二进制数为“1111”,当接在D0~D3端时,Dn=23+22+21+20=15,若VREF为5V时,V0=-(5/256)*15=-0.29V; 接D3~D6端时,Dn=26+25+24+23=120,V0=-2.34V(输出电压也不能太大,要考虑运放的饱和失真) 输出电路: 由LM324完成。考虑输出电压可从0V调到2V。也可控制数模转换器的参考电压进行调节。 第一个运放的作用是将DAC0832的电流输出转换成电压输出,由于D/A转换的每一台阶电压幅度为156.25mV,第16个台阶将达2.34V,超出输出幅度等于2V的要求。 同时,因运放的反相作用,第一个运放的输出实际是负电压。故增加第二个放大倍数≤|1| 的运放,使输出电压再次反相并通过电位器Rf的调节使输出幅度满足等于2V的要求。 * * 实验课题 0 Qn3 Qn2 Qn1 × × × × 0 × ↑ 1 0 1 1 Qn3 Qn2 Qn1 × × × × 1 × ↑ 1 0 1 左移 Qn2 Qn1 Qn0 0 × × × × × 0 ↑ 0 1 1 Qn2 Qn1 Qn0 1 × × × × × 1 ↑ 0 1 1 右移 × × × × × × × 0 0 1 Qn3 Qn2 Qn1 Qn0 × × × × × × 0 × × 1 保持 d3 d2 d1 d0 d3 d2 d1 d0 × × ↑ 1 1 1 并入 0 0 0 0 × × × × × × × × × 0 清除 Qn+13 Qn

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档