1-TMS320C54x的硬件结构.pdfVIP

  • 12
  • 0
  • 约1.03万字
  • 约 27页
  • 2017-06-02 发布于河南
  • 举报
1-TMS320C54x的硬件结构

TMS320C54x的硬件结构 内容简介 TMS320C54x (简称C54x )系列DSP是TI公司推出的低功 耗、高性能的16位定点数字信号处理器,具有很好的操作 灵活性和很高的运行速度。由于TMS320C54x使用CPU的 并行运行特性、特殊硬件逻辑、特定的指令系统和多总线 技术等来提高运算速度,并使用高级的IC硬件设计技术来 提高处理器工作速度及降低功耗,使其具有功耗小、高度 并行等优点,可以满足众多领域实时处理的要求。 本章详细介绍TMS320C54x的硬件结构,主要包括总线结 构、中央处理单元、存储器、片内外设、复位电路、中断 和流水线、引脚功能。 1 首页 上一页 下一页 返回 退出 TMS320C54x的硬件结构 TMS320C54x的内部结构和主要特性 1. TMS320C54x的内部结构 TI 公司推出的同一代TMS320 系列DSP产品的CPU结构是相同 的,只是在片内存储器和片内外围设备的配置上不一定相同。 TMS320C54x 系列DSP处理器产品虽然很多,但其体系结构基 本上是相同的,特别是处理器内部CPU 结构是完全相同的,不 同处理器只是在时钟频率、工作电压、片内存储器容量大小、 外围设备和接口电路的设计上会有所不同。 2 首页 上一页 下一页 返回 退出 TMS320C54x的硬件结构 TMS320C54x的内部结构和主要特性 TMS320C54x DSP的内部组成框图 3 4 TMS320C54x DSP的内部硬件结构图 TMS320C54x的硬件结构 TMS320C54x的内部结构和主要特性 TMS320C54x的内部结构 TMS320C54x 内部结构基本上可以分为3大部分: CPU:包括算术逻辑运算单元、乘法器、累加器、移位寄存 器、各种专用用途的寄存器、地址生成器及内部总线。 片内存储器系统:包括片内的程序ROM、片内单访问的数据 RAM和双访问的数据RAM、外部存储器接口。 片内外设与专用硬件电路:包括片内定时器、各种类型的串 口、主机接口、片内锁相环(PLL )时钟发生器及各种控制 电路。 此外,在DSP处理器中还包含有仿真功能及其IEEE 1149.1标 准接口(JTAG ),用于处理器开发应用时的仿真。 5 TMS320C54x的硬件结构 TMS320C54x的内部结构和主要特性 TMS320C54x的主要特性 1.CPU 部分 先进的多总线结构(1条程序总线、3条数据总线和4条对应的 地址总线)。 40位算术逻辑运算单元(ALU ),包括1个40位桶形移位寄存 器和2个独立的40位累加器。 17位×17位并行乘法器与40位专用加法器相连,用于非流水线 式单周期乘法/ 累加(MAC )运算。 比较、选择、存储单元(CSSU ),用于加法、比较、选择运 算。 指数编码器,是一个支持单周期指令EXP的专用硬件,可以在 单个周期内计算40位累加器中数值的指数。 双地址生成器,包括8个辅助寄存器和2个辅助寄存器算术运算

文档评论(0)

1亿VIP精品文档

相关文档